[发明专利]多相随机子采样模拟信息转换器及方法有效
申请号: | 201610022454.8 | 申请日: | 2016-01-13 |
公开(公告)号: | CN106452449B | 公开(公告)日: | 2019-07-09 |
发明(设计)人: | 黄建军;金磊;高国星 | 申请(专利权)人: | 深圳大学 |
主分类号: | H03M7/30 | 分类号: | H03M7/30;H03M1/12 |
代理公司: | 深圳市科吉华烽知识产权事务所(普通合伙) 44248 | 代理人: | 胡吉科 |
地址: | 518052 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及信号处理领域,其公开了一种多相随机子采样模拟信息转换器,由多相分频移相器、伪随机数发生器、低速ADC、累加器以及并串转换电路组成;同时提供了一种多相随机子采样模拟方法。本发明的有益效果是:该模拟信息转换器使用子采样和多路ADC交替随机采样并累加,来实现信号的压缩感知。多相随机子采样模拟信息转换器可以解决RS方案中高速随机ADC带来的采样精度低的问题,也避免了RD、MWC方案中混频电路产生的抖动及孔径效应对信号压缩采样造成的影响,可极大改善信号的压缩及重构性能。 | ||
搜索关键词: | 多相 随机 采样 模拟 信息 转换器 方法 | ||
【主权项】:
1.一种多相随机子采样模拟信息转换器,其特征在于:由多相分频移相器、伪随机数发生器、低速ADC、累加器以及并串转换电路组成;所述多相分频移相器对频率为fs和周期为Ts的时钟信号进行分频,其中fs为模拟信号x(t)的奈奎斯特率,输出B路时钟信号clk1、clk2、···、clkB,频率为fs/B和周期为BTs,相邻时钟信号延时Ts,相位相差2π/B;所述低速ADC对输入模拟信号进行随机采样;所述累加器对各支路ADC的采样结果进行累加,将各支路分别进行累加的结果作为观测向量;所述并串转换电路将B路累加器输出的信号合并成一路输出,得到输出结果y[n];累加器由加法器和寄存器组成,累加器将一个时间片内累加值作为观测信号传输至并串转换电路,所述累加器对ADC采集的信号进行累加来实现对信号的压缩。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳大学,未经深圳大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610022454.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种带斩波的开关电容积分器
- 下一篇:数据压缩的方法和系统