[发明专利]一种基于FinFET器件的双时钟控制触发器有效
申请号: | 201610045135.9 | 申请日: | 2016-01-22 |
公开(公告)号: | CN105720956B | 公开(公告)日: | 2019-01-08 |
发明(设计)人: | 胡建平;张绪强 | 申请(专利权)人: | 宁波大学 |
主分类号: | H03K5/24 | 分类号: | H03K5/24 |
代理公司: | 宁波奥圣专利代理事务所(普通合伙) 33226 | 代理人: | 方小惠 |
地址: | 315211 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于FinFET器件的双时钟控制触发器,包括第一反相器和第二反相器构成的时钟控制部分,第三反相器、第四反相器、第一FinFET管和第二FinFET管构成的主锁存器以及第五反相器、第六反相器、第三FinFET管和第四FinFET管构成的从锁存器,主锁存器和从锁存器的工作状态均由时钟控制触发器的时钟信号输入端输入的时钟信号控制,在该时钟信号控制下主锁存器和从锁存器交替工作;优点是在不影响电路性能的情况下,电路面积、延时、功耗和功耗延时积均较小。 | ||
搜索关键词: | 一种 基于 finfet 器件 时钟 控制 触发器 | ||
【主权项】:
1.一种基于FinFET器件的双时钟控制触发器,其特征在于包括第一FinFET管、第二FinFET管、第三FinFET管、第四FinFET管、第一反相器、第二反相器、第三反相器、第四反相器、第五反相器和第六反相器,所述的第一FinFET管和所述的第三FinFET管为P型FinFET管,所述的第二FinFET管和所述的第四FinFET管为N型FinFET管,所述的第一反相器具有输入端和输出端,所述的第二反相器、所述的第三反相器和所述的第五反相器的电路结构与所述的第一反相器的电路结构相同,所述的第四反相器具有输入端、输出端、第一时钟信号输入端和第二时钟信号输入端,所述的第六反相器的电路结构和所述的第四反相器的电路结构相同;所述的第一反相器的输入端为所述的双时钟控制触发器的时钟信号输入端,所述的第一反相器的输出端、所述的第二反相器的输入端、所述的第二FinFET管的前栅、所述的第四反相器的第一时钟信号输入端、所述的第三FinFET管的背栅和所述的第六反相器的第二时钟信号输入端连接,所述的第二反相器的输出端、所述的第一FinFET管的前栅、所述的第四反相器的第二时钟信号输入端、所述的第四FinFET管的背栅和所述的第六反相器的第一时钟信号输入端连接,所述的第一FinFET管的源极和所述的第三FinFET管的源极均接入电源,所述的第一FinFET管的背栅和所述的第二FinFET管的背栅连接且其连接端为所述的双时钟控制触发器的信号输入端,所述的第一FinFET管的漏极、所述的第二FinFET管的漏极、所述的第三反相器的输入端和所述的第四反相器的输出端连接,所述的第二FinFET管的源极接地,所述的第三反相器的输出端、所述的第四反相器的输入端、所述的第三FinFET管的前栅和所述的第四FinFET管的前栅连接,所述的第三FinFET管的漏极、所述的第四FinFET管的漏极、所述的第五反相器的输入端和所述的第六反相器的输出端连接且其连接端为所述的双时钟控制触发器的反相信号输出端,所述的第四FinFET管的源极接地,所述的第五反相器的输出端和所述的第六反相器的输入端连接且其连接端为所述的双时钟控制触发器的正相信号输出端;所述的第一FinFET管和所述的第三FinFET管的鳍的数量为2,所述的第二FinFET管和所述的第四FinFET管的鳍的数量为1;所述的第一FinFET管、所述的第二FinFET管、所述的第三FinFET管和所述的第四FinFET管为高阈值FinFET管。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于宁波大学,未经宁波大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610045135.9/,转载请声明来源钻瓜专利网。
- 上一篇:一种信号机点灯报警装置
- 下一篇:一种具有失调补偿的动态比较器