[发明专利]一种基于信号概率的FPGA用户电路逻辑反转优化方法有效
申请号: | 201610053354.1 | 申请日: | 2016-01-26 |
公开(公告)号: | CN105656474B | 公开(公告)日: | 2018-12-21 |
发明(设计)人: | 赵元富;陈雷;王硕;李学武;陈勋;周婧;张彦龙 | 申请(专利权)人: | 北京时代民芯科技有限公司;北京微电子技术研究所 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 中国航天科技专利中心 11009 | 代理人: | 庞静 |
地址: | 100076 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种基于信号概率的FPGA用户电路逻辑反转优化方法,将FPGA中的原始用户电路,进行电路后仿真、线网信号概率计算操作,同时将原始用户电路进行线网逻辑检查操作,随后通过线网信号概率识别、前级扇出逻辑反转、后级扇入逻辑调整等操作,完成FPGA用户电路的逻辑反转,得到逻辑优化后的用户电路。本发明利用FPGA的可编程特性,根据线网的信号概率对FPGA中用户电路各线网进行有选择的逻辑反转,在不改变电路逻辑功能的情况下改变目标线网的信号概率,实现用户电路的逻辑优化。使用本发明可以提高FPGA中用户电路的可靠性,且不增加额外的电路资源开销。 | ||
搜索关键词: | 一种 基于 信号 概率 fpga 用户 电路 逻辑 反转 优化 方法 | ||
【主权项】:
1.一种基于信号概率的FPGA用户电路逻辑反转优化方法,所述的FPGA用户电路为以查找表和触发器为基础实现的电路;其特征在于包括如下步骤:(1)对FPGA中的原始用户电路施加仿真激励进行仿真,得到仿真输出结果;同时对FPGA中的原始用户电路进行线网逻辑检查,得到符合逻辑反转要求的初级目标线网列表;(2)根据步骤(1)得到的仿真输出结果,计算用户电路各线网i的信号概率Pi;(3)根据FPGA中的原始用户电路的线网逻辑特性,结合步骤(2)中的信号概率Pi,对初级目标线网列表进行各线网信号概率识别,得到需要进行逻辑反转操作的终极目标线网列表;(4)对终极目标线网列表中的目标线网进行前级扇出逻辑反转操作和后级扇入逻辑调整操作,得到优化后的用户电路;所述的线网逻辑检查具体步骤如下:(1.1)首先进行线网类型检查:对原始用户电路的所有内部信号进行遍历,判断信号类型,当信号表明线网类型为GND线网或VCC线网时,忽略该线网,当为信号线网时,转步骤(1.2);(1.2)进行线网前级信号源检查和线网后级信号漏检查;将同时满足线网前级信号源端连接到触发器的输入端和输出端、线网后级信号漏端连接到查找表的输入端的线网存入初级目标线网列表。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京时代民芯科技有限公司;北京微电子技术研究所,未经北京时代民芯科技有限公司;北京微电子技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610053354.1/,转载请声明来源钻瓜专利网。
- 上一篇:一种防止错锁的延时锁相环及方法
- 下一篇:反相器、环形振荡器以及热传感器