[发明专利]像素单元、阵列基板及其制作方法有效
申请号: | 201610054185.3 | 申请日: | 2016-01-27 |
公开(公告)号: | CN105487300B | 公开(公告)日: | 2017-12-19 |
发明(设计)人: | 邵喜斌;陈东川;廖燕平;张振宇 | 申请(专利权)人: | 京东方科技集团股份有限公司;北京京东方显示技术有限公司 |
主分类号: | G02F1/1337 | 分类号: | G02F1/1337;G02F1/1362;H01L27/12 |
代理公司: | 中国专利代理(香港)有限公司72001 | 代理人: | 李静岚,景军平 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种像素单元、阵列基板及其制作方法。所述像素单元包括狭缝电极,并且所述像素单元包括四个分区,所述四个分区中的狭缝电极之间相互电连接。所述像素单元在所述四个分区中的每一个分区中的狭缝电极的狭缝倾斜方向一致,并且所述像素单元在所述四个分区中的任意两个相邻分区中的狭缝电极的狭缝倾斜方向不同。本发明提供的具有多个畴区的像素单元结构以及具有该像素单元结构的阵列基板,能够在最大程度上消除色彩偏差的问题,并且具有良好的光透过率。 | ||
搜索关键词: | 像素 单元 阵列 及其 制作方法 | ||
【主权项】:
一种像素单元,包括狭缝电极,其特征在于,该像素单元包括四个分区,所述四个分区中的狭缝电极之间相互电连接,所述像素单元在所述四个分区中的每一个分区中的狭缝电极的狭缝倾斜方向一致,并且所述像素单元在所述四个分区中的任意两个相邻分区中的狭缝电极的狭缝倾斜方向不同,并且其中,所述像素单元位于栅线与数据线交叉的位置处,并且所述像素单元的四个分区由相应的栅线和数据线划分,其中,由相邻两条栅线和相邻两条数据线所围成的区域为一个最小单元,所述像素单元的四个分区分别包括在四个相邻的最小单元中,并且每个最小单元包括分别属于四个相邻像素单元的四个分区,并且其中,包括在同一个最小单元内的四个分区中的狭缝电极相互电隔离,并且包括在同一个最小单元内的四个分区中的狭缝电极具有相同的狭缝倾斜方向。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;北京京东方显示技术有限公司,未经京东方科技集团股份有限公司;北京京东方显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610054185.3/,转载请声明来源钻瓜专利网。
- 上一篇:更换天板的方法及装置
- 下一篇:一种简易腋下拐体加工生产线