[发明专利]一种嵌入式系统中时钟信号的冗余控制方法有效
申请号: | 201610080286.8 | 申请日: | 2016-02-05 |
公开(公告)号: | CN105677518B | 公开(公告)日: | 2018-07-31 |
发明(设计)人: | 吴允平;李汪彪;苏伟达;王廷银;蔡声镇 | 申请(专利权)人: | 福建师范大学 |
主分类号: | G06F11/16 | 分类号: | G06F11/16 |
代理公司: | 福州君诚知识产权代理有限公司 35211 | 代理人: | 戴雨君 |
地址: | 350300 福建省福州市*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种嵌入式系统的启动控制方法,由微处理器101、外部晶振信号源102、非易失性存储器103和看门狗电路104组成,微处理器101内部设置有一个内部信号源105。微处理器启动过程时,首先驱动与非易失性存储器的接口电路,读取【上一次启动状态】数据,如果【上一次启动状态】数据为正常,就暂把【上一次启动状态】修改为异常,设定本次启动的信号源由外部晶振信号源驱动,否则设定由内部信号源驱动;本次启动正常后把【上一次启动状态】写入为正常。本发明优先选择外部晶振作为信号源,如果外部晶振失效,会重新启动切换由内部信号源驱动,从而实现时钟信号的双路热备份,提高嵌入式终端的可靠性。 | ||
搜索关键词: | 一种 嵌入式 系统 时钟 信号 冗余 控制 方法 | ||
【主权项】:
1.一种嵌入式系统中时钟信号的冗余控制方法,由微处理器(101)、外部晶振信号源(102)、非易失性存储器(103)和看门狗电路(104)组成,微处理器(101)分别和外部晶振信号源(102)、非易失性存储器(103)、看门狗电路(104)相连,微处理器(101)内部设置有一个内部信号源(105),其特征在于:非易失性存储器(103)有一个指定地址上一次启动状态;微处理器启动过程时,微处理器首先驱动与非易失性存储器的接口电路,读取上一次启动状态数据;如果微处理器读取的上一次启动状态数据为正常,就暂把上一次启动状态修改为异常,设定本次启动的信号源由外部晶振信号源驱动,微处理器正常启动后,则再把上一次启动状态修改写入为正常,否则上一次启动状态数据为异常。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建师范大学,未经福建师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610080286.8/,转载请声明来源钻瓜专利网。