[发明专利]用于测试事务性执行状态的系统有效
申请号: | 201610081127.X | 申请日: | 2013-06-19 |
公开(公告)号: | CN105760139B | 公开(公告)日: | 2018-12-11 |
发明(设计)人: | R·拉吉瓦尔;B·L·托尔;K·K·赖;M·C·梅尔腾;M·G·迪克森 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30;G06F9/38;G06F9/46;G06F11/22 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 何焜 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请公开了用于测试事务性执行状态的指令和逻辑。公开了用于测试事务性执行状态的新颖指令、逻辑、方法和装置。实施例包括解码用于开始事务性区域的第一指令。响应于该第一指令,产生用于一组架构状态寄存器的检查点,并追踪来自与该第一指令相关联的事务性区域中的处理元件的存储器访问。然后解码用于检测该事务性区域的事务性执行的第二指令。响应于解码第二指令而执行操作,以确定第二指令的执行上下文是否在该事务性区域之内。然后响应于第二指令而更新第一标志。在一些实施例中,响应于第二指令,可选地更新寄存器,和/或可选地更新第二标志。 | ||
搜索关键词: | 用于 测试 事务性 执行 状态 指令 逻辑 | ||
【主权项】:
1.一种用于测试事务性执行状态的系统,包括:多个多线程核,用于对多个线程进行乱序指令执行,其中一个或多个所述多线程核包括:指令取出逻辑,用于取出一个或多个所述线程的的多个指令,指令解码单元,用于解码所述指令,寄存器重命名逻辑,用于重命名寄存器组内用于所述指令的一个或多个寄存器,指令高速缓存,用于高速缓存待执行的一个或多个所述指令,数据高速缓存,用于高速缓存用于所述指令的数据,二级L2高速缓存单元,用于高速缓存一个或多个所述指令和用于所述指令的数据,和至少一个执行单元,用于执行第一指令,所述第一指令用于测试事务性执行区域的状态;以及一个或多个集成存储器控制器,用于将一个或多个所述多线程核通信地耦合至动态随机存取系统存储器,其中所述执行单元还用于确定所述第一指令是否在所述事务性执行区域的上下文之内,并且作为响应,将标志寄存器设置为指示所述第一指令在所述事务性执行区域的上下文之内的值。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610081127.X/,转载请声明来源钻瓜专利网。