[发明专利]一种适用于SRAM型FPGA的LVDS接收器有效
申请号: | 201610103943.6 | 申请日: | 2016-02-26 |
公开(公告)号: | CN105808489B | 公开(公告)日: | 2018-09-11 |
发明(设计)人: | 李智;赵元富;陈雷;李学武;张彦龙;孙华波;张健;林美东;付勇 | 申请(专利权)人: | 北京时代民芯科技有限公司;北京微电子技术研究所 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/42 |
代理公司: | 中国航天科技专利中心 11009 | 代理人: | 庞静 |
地址: | 100076 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种适用于SRAM型FPGA的LVDS接收器,该接收器由差分输入级、差分辅助级、差分增益级与输出缓冲级组成。差分输入级将输入差分电压信号转换为差分输入电流信号,差分输出级输出与差分输入级的输入信号同相和反相电压信号,差分辅助级接收反相输出信号,将其转换为差分辅助电流信号,差分输入电流与差分辅助电流合并输出到差分增益级,差分增益级将接收到的电流信号转换为电压信号并放大,然后通过输出缓冲级输出,差分辅助级、差分增益级与输出缓冲级组成反馈回路,当差分输入电压极性改变时,利用反馈作用加快接收器的状态切换,使接收器具有更高的工作速度。此外,由于使用了自偏置结构,本发明不需要额外的偏置电路,减少了电路成本。 | ||
搜索关键词: | 一种 适用于 sram fpga lvds 接收器 | ||
【主权项】:
1.一种适用于SRAM型FPGA的LVDS接收器,其特征在于包括差分输入级、差分辅助级、差分增益级和输出缓冲级,差分辅助级、差分增益级和输出缓冲级组成反馈回路;差分输入级将输入差分电压信号转换为差分输入电流信号,输出缓冲级具有同时提供与差分输入级的输入差分电压信号同相和反相电压信号的功能,差分辅助级接收与差分输入级的输入差分电压信号反相的电压信号,将其转换为差分辅助电流信号,差分输入电流与差分辅助电流合并输出到差分增益级,差分增益级将接收到的电流信号转换为电压信号并进行放大,然后通过输出缓冲级输出;当差分输入电压极性不变时,差分输入电流信号与差分辅助电路信号反相,减小差分增益级输出电压信号摆幅,当差分输入电压极性改变时,由于差分辅助级、差分增益级和输出缓冲级组成的反馈回路迟滞效应,差分输入电流信号与差分辅助电流信号同相,增加输出电压电平,加快输出电压极性转换,差分辅助电流信号的偏置小于差分输入电流信号的偏置。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京时代民芯科技有限公司;北京微电子技术研究所,未经北京时代民芯科技有限公司;北京微电子技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610103943.6/,转载请声明来源钻瓜专利网。