[发明专利]类洛伦兹10+4型混沌保密通信电路有效
申请号: | 201610136235.2 | 申请日: | 2016-03-10 |
公开(公告)号: | CN105610573B | 公开(公告)日: | 2018-07-17 |
发明(设计)人: | 熊丽;张新国;刘振来;石玉军;朱志斌;向根祥;黄小娜 | 申请(专利权)人: | 河西学院 |
主分类号: | H04L9/00 | 分类号: | H04L9/00 |
代理公司: | 济南诚智商标专利事务所有限公司 37105 | 代理人: | 郑宪常 |
地址: | 734000 *** | 国省代码: | 甘肃;62 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 类洛伦兹10+4型混沌保密通信电路,包括发送系统电路和接收系统电路,发送系统电路通过信道与接收系统电路连接,发送系统电路包括第一信号加法电路A和第一三阶类洛伦兹4+2型电路B,接收系统电路包括第二信号加法电路C和第二三阶类洛伦兹4+2型电路D;第一信号加法电路A与第一三阶类洛伦兹4+2型电路B相连,第二信号加法电路C与第二三阶类洛伦兹4+2型电路D相连。类洛伦兹10+4型混沌保密通信电路和跳线针组构成实验类型可控类洛伦兹10+4型混沌保密通信电路。本发明结构简单,可以进行混沌同步、不同步的所有电路实验。 | ||
搜索关键词: | 电路 混沌保密通信 加法电路 三阶 接收系统电路 发送系统 第二信号 电路实验 混沌同步 实验类型 跳线针 同步的 可控 信道 | ||
【主权项】:
1.类洛伦兹10+4型混沌保密通信电路,包括发送系统电路和接收系统电路,发送系统电路通过信道与接收系统电路连接,其特征是,所述的发送系统电路包括第一信号加法电路A和第一三阶类洛伦兹4+2型电路B,所述的接收系统电路包括第二信号加法电路C和第二三阶类洛伦兹4+2型电路D;所述的第一信号加法电路A的a1输入端与信号输入端连接,第一信号加法电路A的a2输入端与第一三阶类洛伦兹4+2型电路B的X1s输出端连接,第一三阶类洛伦兹4+2型电路B的b1输入端、b2输入端、b3输入端和b4输入端与第一信号加法电路A的输出端相连;第一信号加法电路A的输出端通过信道分别与第二信号加法电路C的c1输入端、第二三阶类洛伦兹4+2型电路D的d1输入端、d2输入端、d3输入端和d4输入端相连,第二信号加法电路C的c2输入端与第二三阶类洛伦兹4+2型电路D的X1r输出端相连;所述的类洛伦兹10+4型混沌保密通信电路和跳线针组构成一种实验类型可控类洛伦兹10+4型混沌保密通信电路;所述的第一信号加法电路A包括运算放大器As5、电阻Rs9、电阻Rs10、电阻Rs11和电阻Rs12;所述的电阻Rs9的一端和电阻Rs10的一端分别与运算放大器As5的反相输入端相连,电阻Rs9的另一端接信号输入端,电阻Rs10的另一端与运算放大器As5的输出端相连,电阻Rs11的一端和电阻Rs12的一端分别与运算放大器As5的同相输入端相连,电阻Rs12的另一端接地,运算放大器As5的输出端与信道的输入端相连;所述的第一三阶类洛伦兹4+2型电路B包括运算放大器As1、运算放大器As2、运算放大器As3、运算放大器As4、电阻Rs1、电阻Rs2、电阻Rs3、电阻Rs4、电阻Rs5、电阻Rs6、电阻Rs7、电阻Rs8、电容Cs1、电容Cs2、电容Cs3、模拟乘法器Ms1和模拟乘法器Ms2;运算放大器As1的反相输入端与电阻Rs1的一端、电阻Rs2的一端和电容Cs1的一端相连,运算放大器As1的同相输入端接地,电容Cs1的另一端分别与运算放大器As1的输出端和第一信号加法电路A的a2输入端相连,电阻Rs2的另一端分别与模拟乘法器Ms1的Y输入端和运算放大器As2的输出端相连,电阻Rs1的另一端、模拟乘法器Ms1的X输入端、电阻Rs3的一端和模拟乘法器Ms2的X输入端分别与第一信号加法电路A的输出端相连;运算放大器As2的反相输入端分别与电阻Rs3的一端、电阻Rs4的一端和电容Cs2的一端相连,电容Cs2的另一端分别与运算放大器As2的输出端和模拟乘法器Ms1的Y输入端相连,运算放大器As2的同相输入端接地,电阻Rs4的另一端与模拟乘法器Ms2的输出端相连,模拟乘法器Ms2的Y输入端与运算放大器As4的输出端相连;运算放大器As3的反相输入端分别与电阻Rs5的一端、电阻Rs6的一端和电容Cs3的一端相连,运算放大器As3的同相输入端接地,电阻Rs6的另一端与模拟乘法器Ms1的输出端相连,电阻Rs5的另一端和电容Cs3的另一端分别与运算放大器As3的输出端和电阻Rs7的一端相连,运算放大器As4的反相输入端分别与电阻Rs8的一端和电阻Rs7的另一端相连,运算放大器As4的同相输入端接地,电阻Rs8的另一端与运算放大器As4的输出端相连,运算放大器As4的输出端接模拟乘法器Ms2的Y输入端;运算放大器As1的输出端为X1s输出端,运算放大器As2的输出端为X2s输出端,运算放大器As3的输出端为X3s输出端;所述的第二信号加法电路C包括运算放大器Ar5、电阻Rr9、电阻Rr10、电阻Rr11和电阻Rr12;所述的电阻Rr9的一端和电阻Rr10的一端分别与运算放大器Ar5的反相输入端相连,电阻Rr9的另一端与信道的输出端相连,电阻Rr10的另一端与运算放大器Ar5的输出端相连,电阻Rr11的一端和电阻Rr12的一端分别与运算放大器Ar5的同相输入端相连,电阻Rr12的另一端接地;所述的第二三阶类洛伦兹4+2型电路D包括运算放大器Ar1、运算放大器Ar2、运算放大器Ar3、运算放大器Ar4、电阻Rr1、电阻Rr2、电阻Rr3、电阻Rr4、电阻Rr5、电阻Rr6、电阻Rr7、电阻Rr8、电容Cr1、电容Cr2、电容Cr3、模拟乘法器Mr1和模拟乘法器Mr2;运算放大器Ar1的反相输入端与电阻Rr1的一端、电阻Rr2的一端和电容Cr1的一端相连,运算放大器Ar1的同相输入端接地,电容Cr1的另一端分别与运算放大器Ar1的输出端和第一信号加法电路C的c2输入端相连,电阻Rr2的另一端分别与模拟乘法器Mr1的Y输入端和运算放大器Ar2的输出端相连,电阻Rr1的另一端、模拟乘法器Mr1的X输入端、电阻Rr3的一端和模拟乘法器Mr2的X输入端分别与第一信号加法电路C的输出端相连;运算放大器Ar2的反相输入端分别与电阻Rr3的一端、电阻Rr4的一端和电容Cr2的一端相连,电容Cr2的另一端分别与运算放大器Ar2的输出端和模拟乘法器Mr1的Y输入端相连,运算放大器Ar2的同相输入端接地,电阻Rr4的另一端与模拟乘法器Mr2的输出端相连,模拟乘法器Mr2的Y输入端与运算放大器Ar4的输出端相连;运算放大器Ar3的反相输入端分别与电阻Rr5的一端、电阻Rr6的一端和电容Cr3的一端相连,运算放大器Ar3的同相输入端接地,电阻Rr6的另一端与模拟乘法器Mr1的输出端相连,电阻Rr5的另一端和电容Cr3的另一端分别与运算放大器Ar3的输出端和电阻Rr7的一端相连,运算放大器Ar4的反相输入端分别与电阻Rr8的一端和电阻Rr7的另一端相连,运算放大器Ar4的同相输入端接地,电阻Rr8的另一端与运算放大器Ar4的输出端相连,运算放大器Ar4的输出端接模拟乘法器Mr2的Y输入端;运算放大器Ar1的输出端为X1r输出端,运算放大器Ar2的输出端为X2r输出端,运算放大器Ar3的输出端为X3r输出端;所述的信道包括导线;所述的跳线针组包括跳线针K1、跳线针K2和跳线针K3;所述的实验类型可控类洛伦兹10+4型混沌保密通信电路的具体结构包括:信号输入端接跳线针K1的1号端口,跳线针K1的2号端口与所述类洛伦兹10+4型混沌保密通信电路中的第一信号加法电路A的a1输入端相连,跳线针K1的3号端口接地;跳线针K2的1号端口与所述类洛伦兹10+4型混沌保密通信电路中的第一信号加法电路A的输出端连接,跳线针K2的2号端口分别与所述类洛伦兹10+4型混沌保密通信电路中第一三阶类洛伦兹4+2型电路B的b1输入端、b2输入端、b3输入端和b4输入端相连,跳线针K2的3号端口分别与所述类洛伦兹10+4型混沌保密通信电路中第一信号加法电路A的a2输入端和第一三阶类洛伦兹4+2型电路B的X1s输出端相连;跳线针K3的1号端口与第二信号加法电路C的c1输入端相连,跳线针K3的2号端口分别与第二三阶类洛伦兹4+2型电路D的d1输入端、d2输入端、d3输入端和d4输入端相连,跳线针K3的3号端口分别与第二信号加法电路C的c2输入端和第二三阶类洛伦兹4+2型电路D的X1r输出端相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于河西学院,未经河西学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610136235.2/,转载请声明来源钻瓜专利网。
- 上一篇:多设备之间共享信息的系统和方法
- 下一篇:一种多变量二次方程的乱序加密方法