[发明专利]基于单片FPGA的弹载SAR成像系统有效
申请号: | 201610156968.2 | 申请日: | 2016-03-18 |
公开(公告)号: | CN105844580B | 公开(公告)日: | 2019-03-29 |
发明(设计)人: | 丁金闪;梁毅;陈文俊;王敏 | 申请(专利权)人: | 西安电子科技大学 |
主分类号: | G06T1/20 | 分类号: | G06T1/20 |
代理公司: | 西安睿通知识产权代理事务所(特殊普通合伙) 61218 | 代理人: | 惠文轩 |
地址: | 710071*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于雷达信号处理领域,公开了一种基于单片FPGA的弹载SAR成像系统架构设计,单片FPGA包括处理模块PS和可编程逻辑模块PL,PS模块中设置有双核ARM和DDR存储器,PL模块中设置有FPGA模块、RAM模块和DMA模块,FPGA模块用于获取中频数字回波信号,进行数字下变频、距离向脉冲压缩,并将结果存储于RAM模块;ARM核0对距离脉压图像数据依次进行多普勒中心估计、距离走动校正、距离弯曲校正、多普勒调频估计;FPGA模块对距离向校正后的图像数据进行运动误差补偿、方位非线性变标和方位向脉冲压缩;ARM核1还用于对方位脉压图像数据进行多视处理和量化处理,得到SAR图像数据。 | ||
搜索关键词: | 基于 单片 fpga sar 成像 系统 架构 设计 | ||
【主权项】:
1.一种基于单片FPGA的弹载SAR成像系统,其特征在于,所述单片FPGA包括处理模块PS和可编程逻辑模块PL,所述处理模块PS中设置有双核ARM和DDR存储器,所述可编程逻辑模块PL中设置有FPGA模块、RAM模块和DMA模块,所述双核ARM包含ARM核0和ARM核1,所述系统包括:FPGA模块用于获取中频数字回波信号,对所述中频数字回波信号进行数字下变频,得到原始图像数据,并对所述原始图像数据进行距离向脉冲压缩,得到距离脉压图像数据,将所述距离脉压图像数据存储于所述RAM模块;所述DMA模块用于将所述RAM模块中的距离脉压图像数据传送到所述DDR存储器中;所述ARM核0用于获取所述DDR存储器中的距离脉压图像数据,对所述距离脉压图像数据依次进行多普勒中心估计、距离走动校正和距离弯曲校正,得到距离向校正后的图像数据;再将所述距离向校正后的图像数据存储于所述DDR存储器中,并对所述距离向校正后的图像数据进行多普勒调频估计,得到方位运动补偿函数;所述DMA模块还用于将所述DDR存储器中的距离向校正后的图像数据传送到所述RAM模块中;所述FPGA模块还用于从所述RAM模块中获取所述距离向校正后的图像数据,并根据所述方位运动补偿函数对所述距离向校正后的图像数据进行运动误差补偿、方位非线性变标和方位向脉冲压缩,得到方位脉压图像数据;再将所述方位脉压图像数据存储于所述RAM模块中;所述DMA模块还用于将所述RAM模块中的方位脉压图像数据传送到所述DDR存储器中;所述ARM核1用于获取所述DDR存储器中的方位脉压图像数据,并对所述方位脉压图像数据进行多视处理和量化处理,得到SAR图像数据;其中,所述ARM核0和所述ARM核1共享所述DDR存储器,所述DDR存储器被预先分成以下区域:0X11000000~0X1FFFFFFF,用于存放ARM程序的区域;0X20000000~0X2FFFFFFF,用于存放距离脉压图像数据的区域;0X30000000~0X38000000,用于ARM成像处理中的数据缓存的区域;0X38000000~0X3A000000,用于多视量化后存放图像数据的区域;0X3A000000~0X3C000000,用于存放双核ARM共享数据和指令的区域;所述ARM核1在对所述方位脉压图像数据进行多视处理和量化处理时,所述ARM核0还用于接收所述DMA模块传送的下一轮距离脉压图像数据,并对所述距离脉压图像数据进行多普勒中心估计、距离走动校正和距离弯曲校正。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610156968.2/,转载请声明来源钻瓜专利网。