[发明专利]刻蚀监测方法有效
申请号: | 201610165192.0 | 申请日: | 2016-03-22 |
公开(公告)号: | CN105845593B | 公开(公告)日: | 2018-08-10 |
发明(设计)人: | 苏步春;曹子贵 | 申请(专利权)人: | 上海华虹宏力半导体制造有限公司 |
主分类号: | H01L21/66 | 分类号: | H01L21/66 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 高静;吴敏 |
地址: | 201203 上海市浦东*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种刻蚀监测方法,包括:形成基底,基底内包括导电材料层,导电材料层表面的宽度与导电材料层的厚度相关;测量第一测量尺寸;刻蚀浮栅层和导电材料层并获得第一刻蚀速率以及第二刻蚀速率;测量第二测量尺寸;根据第一测量尺寸和第二测量尺寸获得导电材料层的刻蚀量;根据导电材料层的刻蚀量获得浮栅层的刻蚀量。本发明技术方案中,在形成浮栅的刻蚀过程中,导电材料层同时受到刻蚀,所以根据导电材料层刻蚀量所获得的浮栅层的刻蚀量更精确,有效的提高了对形成浮栅刻蚀过程的监测精度,提高了所形成浮栅的质量,提高了产品制造的良品率。 | ||
搜索关键词: | 刻蚀 监测 方法 | ||
【主权项】:
1.一种刻蚀监测方法,其特征在于,包括:形成基底,所述基底包括衬底,所述衬底表面具有浮栅层,所述浮栅层内具有底部露出所述衬底的第一开口,所述浮栅层上具有侧墙,所述侧墙覆盖所述第一开口两侧的部分所述浮栅层,所述基底还包括位于所述侧墙之间的导电材料层,所述导电材料层表面的宽度与所述导电材料层的厚度相关,所述导电材料层与所述浮栅层的材料相同;测量所述导电材料层表面的宽度,作为所述导电材料层的第一测量尺寸;刻蚀所述浮栅层和所述导电材料层,以去除未被所述侧墙覆盖的部分浮栅层,获得所述导电材料层的第一刻蚀速率以及所述浮栅层的第二刻蚀速率,所述第一刻蚀速率与所述第二刻蚀速率呈线性关系;测量经刻蚀的所述导电材料层表面的宽度,作为所述导电材料层第二测量尺寸;根据所述第一测量尺寸和所述第二测量尺寸,以及所述导电材料层表面宽度与所述导电材料层厚度的关系,获得所述导电材料层的刻蚀量;根据所述导电材料层的刻蚀量,结合所述第一刻蚀速率和所述第二刻蚀速率,获得所述浮栅层的刻蚀量。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华虹宏力半导体制造有限公司,未经上海华虹宏力半导体制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610165192.0/,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造