[发明专利]一种乘加器、乘加器阵列、数字滤波器及乘加计算方法在审
申请号: | 201610184422.8 | 申请日: | 2016-03-28 |
公开(公告)号: | CN105867876A | 公开(公告)日: | 2016-08-17 |
发明(设计)人: | 张科峰 | 申请(专利权)人: | 武汉芯泰科技有限公司 |
主分类号: | G06F7/57 | 分类号: | G06F7/57 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 430074 湖北省武汉市东湖开发区关东工业园东*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种乘加器、乘加器阵列、数字滤波器及乘加计算方法。该乘加器包括乘数转换器,用于对乘数进行转换以获得转换后的乘数,所述转换后的乘数以二进制表示时,只有一个比特位上是1,其余比特位都是0;乘法器,用于将所述转换后的乘数与被乘数相乘以获得乘积;累加器,用于将所述乘积进行累加以输出所述乘积的累加结果。通过将乘加器的乘数进行转换,使得乘加器在做乘法运算时,不管乘数和被乘数有多少位,乘法器就只需要1个比特的空间,1个时钟周期就能完成一个乘法运算。乘加器的功耗和面积都大大降低,而速度却大大增加。 | ||
搜索关键词: | 一种 乘加器 阵列 数字滤波器 计算方法 | ||
【主权项】:
一种乘加器,其特征在于,包括:乘数转换器,用于对乘数进行转换以获得转换后的乘数,所述转换后的乘数以二进制表示时,只有一个比特位上是1,其余比特位都是0;乘法器,用于将所述转换后的乘数与被乘数相乘以获得乘积;累加器,用于将所述乘积进行累加以输出所述乘积的累加结果。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉芯泰科技有限公司,未经武汉芯泰科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610184422.8/,转载请声明来源钻瓜专利网。