[发明专利]一种基于相关系数阈值的串行协议触发IP核及触发数据捕获方法有效

专利信息
申请号: 201610187420.4 申请日: 2016-03-29
公开(公告)号: CN105893312B 公开(公告)日: 2018-09-07
发明(设计)人: 郑文斌;凤雷;徐明珠;刘悦;王一茹;阳彬;黄子桓;邱传良;梁嘉倩 申请(专利权)人: 哈尔滨工业大学
主分类号: G06F13/42 分类号: G06F13/42
代理公司: 哈尔滨市松花江专利商标事务所 23109 代理人: 岳昕
地址: 150001 黑龙*** 国省代码: 黑龙江;23
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种基于相关系数阈值的串行协议触发IP核及触发数据捕获方法,涉及串行总线分析技术,为了解决满足串行协议触发条件的数据易丢失、不能实时观察总线传输的内容的问题。AXI8位内存映射型从端口一和数据输入缓冲FIFO模块电气连接,数据输入缓冲FIFO模块的输出端连接触发数据捕获器的输入端,触发数据捕获器的输出端连接数据输出缓冲FIFO模块的输入端,数据输出缓冲FIFO模块和AXI8位内存映射型从端口二电气连接;该方法包括触发条件生成步骤、模数转换步骤、序列截取步骤、相关系数计算步骤和触发条件筛选步骤。本发明不会丢失触发条件,能够实时观察总线传输的内容。适用于串行总线协议触发。
搜索关键词: 触发数据 触发条件 串行协议 触发 数据输入缓冲 输出端连接 电气连接 内存映射 实时观察 数据输出 总线传输 捕获器 从端口 输入端 缓冲 捕获 串行总线协议 系数计算步骤 串行总线 模数转换 生成步骤 序列截取 筛选 分析
【主权项】:
1.一种基于相关系数阈值的串行协议触发的IP核,其特征在于,包括输入接口模块(1)、触发数据捕获器(2)和输出接口模块(3);输入接口模块(1)包括AXI8位内存映射型从端口一(1‑1)和数据输入缓冲FIFO模块(1‑2);输出接口模块(3)包括数据输出缓冲FIFO模块(3‑1)和AXI8位内存映射型从端口二(3‑2);AXI8位内存映射型从端口一(1‑1)和数据输入缓冲FIFO模块(1‑2)电气连接,数据输入缓冲FIFO模块(1‑2)的输出端连接触发数据捕获器(2)的输入端,触发数据捕获器(2)的输出端连接数据输出缓冲FIFO模块(3‑1)的输入端,数据输出缓冲FIFO模块(3‑1)和AXI8位内存映射型从端口二(3‑2)电气连接;触发数据捕获器(2)内嵌入软件实现的触发数据捕获模块,该模块包括以下单元:触发条件生成单元,用于根据用户选择的协议触发分析要求生成触发条件,数字离散序列Y由元素y(n)组成,y(n)的取值为0或1,0≤n其中Datai为第i个模拟数据,Threshold为用户设置的阈值,M为接收到的串行总线的模拟数据序列的长度,xi为转换后的数字数据,转换后形成一串离散序列X,离散序列X由元素x(i)组成,0≤iN;序列截取单元,用于将x(i)从i=0开始依次截取成与离散序列Y等长度的序列,得到M‑N+1个序列Xk,其中1≤k≤(M‑N+1),序列Xk由元素x(i‑k+1)组成,0≤i‑k+1k与离散序列Y相关系数ρk,n=i‑k+1,触发条件筛选单元,用于将得到的相关系数ρk的数据点绘制成波形,从波形上找到相关系数最大值ρmax,当ρmax是大于安全阈值的唯一的波峰时,将ρmax对应的Datai的首地址发送给数据输出缓冲FIFO模块(3‑1),所述安全阈值为用户预先设置的数值,否则,不向数据输出缓冲FIFO模块(3‑1)发送任何数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工业大学,未经哈尔滨工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610187420.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top