[发明专利]跟踪机制在审
申请号: | 201610192267.4 | 申请日: | 2016-03-30 |
公开(公告)号: | CN106057234A | 公开(公告)日: | 2016-10-26 |
发明(设计)人: | 王兵;许国原 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | G11C11/412 | 分类号: | G11C11/412;G11C11/417 |
代理公司: | 北京德恒律治知识产权代理有限公司 11409 | 代理人: | 章社杲;李伟 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明的实施例提供了一种存储器宏中的跟踪电路,包括数据线、与数据线电耦合的跟踪单元、逻辑门、反馈晶体管和多个拉动器件。逻辑门具有输入端子和输出端子。逻辑门的输入端子与数据线电耦合。反馈晶体管具有第一端子、第二端子和栅极端子。反馈晶体管的第一端子与数据线电耦合,并且反馈晶体管的栅极端子与逻辑门的输出端子电耦合。多个拉动器件配置为将反馈晶体管的第二端子拉向第一电压。本发明的实施例还涉及一种跟踪机制。 | ||
搜索关键词: | 跟踪 机制 | ||
【主权项】:
一种存储器宏中的跟踪电路,包括:数据线;跟踪单元,与所述数据线电耦合;逻辑门,具有输入端子和输出端子,所述逻辑门的输入端子与所述数据线电耦合,当所述输入端子具有第二电压电平时,所述输出端子具有第一电压电平,并且当所述输入端子具有所述第一电压电平时,所述输出端子具有所述第二电压电平;反馈晶体管,具有第一端子、第二端子和栅极端子,所述反馈晶体管的第一端子与所述数据线电耦合,并且所述反馈晶体管的栅极端子与所述逻辑门的输出端子电耦合;以及多个拉动器件,配置为将所述反馈晶体管的第二端子拉向所述第一电压电平。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610192267.4/,转载请声明来源钻瓜专利网。