[发明专利]一种CPU互联装置以及多路服务器CPU互联拓扑结构在审
申请号: | 201610201473.7 | 申请日: | 2016-04-01 |
公开(公告)号: | CN105808499A | 公开(公告)日: | 2016-07-27 |
发明(设计)人: | 黄家明;乔英良;李冠广;梁锐 | 申请(专利权)人: | 浪潮电子信息产业股份有限公司 |
主分类号: | G06F15/173 | 分类号: | G06F15/173 |
代理公司: | 济南信达专利事务所有限公司 37100 | 代理人: | 李世喆 |
地址: | 250100 山东*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种CPU互联装置以及多路服务器CPU互联拓扑结构,该CPU互联装置包括:两个NC芯片和四个CPU,其中,CPU具有QPI总线接口,NC芯片具有QPI总线接口和NI总线接口;根据QPI链路,将这四个CPU顺序连接为四路配置结构,且一个NC芯片连接任意相邻的两个CPU,另一个NC芯片连接另外两个CPU。除QPI链路外,根据与NI总线接口相对应的NI线路,NC芯片可作为媒介以实现任意两个CPU之间的通信,且NC芯片的个数不受限制。由于CPU之间的两两连接不再局限于QPI链路,因此,本方案通过使用一定数量的该CPU互联装置,能够使更多路服务器的多个CPU之间进行互联。 | ||
搜索关键词: | 一种 cpu 装置 以及 服务器 拓扑 结构 | ||
【主权项】:
一种CPU互联装置,其特征在于,包括:第一节点控制器NC芯片、第二NC芯片、第一CPU、第二CPU、第三CPU及第四CPU,其中,所述第一NC芯片和第二NC芯片均具有第一数量的快速通道互联QPI总线接口和第二数量的NI总线接口,所述第一CPU、所述第二CPU、所述第三CPU及所述第四CPU均具有第三数量的QPI总线接口;根据与所述QPI总线接口相对应的QPI链路,所述第一CPU通过所述QPI链路分别与所述第二CPU和所述第三CPU相连接,所述第四CPU通过所述QPI链路分别与所述第二CPU和所述第三CPU相连接;所述第一NC芯片通过所述QPI链路分别与所述第一CPU和所述第三CPU相连接,所述第二NC芯片通过所述QPI链路分别与所述第二CPU和所述第四CPU相连接;所述NI总线接口,用于实现任意两个NC芯片之间的连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮电子信息产业股份有限公司,未经浪潮电子信息产业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610201473.7/,转载请声明来源钻瓜专利网。
- 上一篇:木工扁钻
- 下一篇:一种流媒体下载系统及其下载方法