[发明专利]状态保持逻辑电路和状态保持触发器在审
申请号: | 201610227131.2 | 申请日: | 2016-04-13 |
公开(公告)号: | CN106059539A | 公开(公告)日: | 2016-10-26 |
发明(设计)人: | 森迪尔库玛尔·贾亚帕 | 申请(专利权)人: | 联发科技(新加坡)私人有限公司 |
主分类号: | H03K3/3562 | 分类号: | H03K3/3562 |
代理公司: | 北京万慧达知识产权代理有限公司 11111 | 代理人: | 白华胜;王蕊 |
地址: | 新加坡新加坡城启*** | 国省代码: | 新加坡;SG |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种状态保持逻辑电路和状态保持触发器。本发明提供的状态保持逻辑电路,包括:第一反相器,输出第二频率信号CN;第二反相器,输出第一频率信号C;下拉N通道晶体管;栅极电路;第一闩锁,接收来自第一数据输入节点D1的数据信号,其中该第一闩锁依据该第一频率信号C和该第二频率信号CN而运作;以及第二闩锁,耦接至该第一闩锁,输出数据信号,其中该第二闩锁依据该第一频率信号C和该第二频率信号CN而运作,且其中该第二闩锁更包括:栅极以及三态反馈组件,其中该三态反馈组件受该第一频率信号C和该第二频率信号CN控制而被致能或被禁能。本发明提供的状态保持逻辑电路和状态保持触发器能够节省半导体芯片面积。 | ||
搜索关键词: | 状态 保持 逻辑电路 触发器 | ||
【主权项】:
一种状态保持逻辑电路,包括:第一反相器,耦接至频率信号输入节点CK并输出第二频率信号CN;第二反相器,耦接至该第一反相器,且输出第一频率信号C;下拉N通道晶体管,耦接至接地节点、该频率信号输入节点CK和保持信号输入节点RT;栅极电路,耦接至该保持信号输入节点RT和重置信号输入节点RN,且输出重置信号RS;第一闩锁,接收来自第一数据输入节点D1的数据信号,其中该第一闩锁依据该第一频率信号C和该第二频率信号CN而运作;以及第二闩锁,耦接至该第一闩锁,输出数据信号,其中该第二闩锁依据该第一频率信号C和该第二频率信号CN而运作,且其中该第二闩锁更包括:栅极,具有第一输入线以及输出线;以及三态反馈组件,具有第二输入线和输出线,其中该三态反馈组件的该第二输入线被耦接至该栅极的该输出线,其中该三态反馈组件的该输出线被耦接至该栅极的该第一输入线,且其中该三态反馈组件受该第一频率信号C和该第二频率信号CN控制而被致能或被禁能,其中第二供应电压VSUP2供应电压至该第一反相器、该第二闩锁的该栅极和该第二闩锁的三态反馈组件,且其中第一供应电压VSUP1供应电压至该第二反相器和该第一闩锁。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技(新加坡)私人有限公司,未经联发科技(新加坡)私人有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610227131.2/,转载请声明来源钻瓜专利网。