[发明专利]一种多核并行SCMA译码系统有效
申请号: | 201610234725.6 | 申请日: | 2016-04-14 |
公开(公告)号: | CN105933090B | 公开(公告)日: | 2019-07-16 |
发明(设计)人: | 黄胜武;陈亦欧;凌翔 | 申请(专利权)人: | 电子科技大学 |
主分类号: | H04L1/00 | 分类号: | H04L1/00 |
代理公司: | 四川力久律师事务所 51221 | 代理人: | 韩洋;王芸 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种多核并行SCMA译码系统,包括数据分发模块、译码控制模块、码本存储模块、译码数据存储模块、M个子译码器,所述数据分发模块连接所述M个子译码器,用于将待译码数据分成M份,并分别对应发送到M个子译码器中;所述译码数据存储模块连接所述数据分发模块;所述码本存储模块连接所述数据分发模块;所述译码控制模块连接所述数据分发模块;所述子译码器用于对待译码数据进行译码,并将译码结果进行输出,且M个所述子译码器并行译码,其中M为大于1的整数。本发明的一种多核并行SCMA译码系统通过采用子译码器并行译码的方式,极大地降低了译码系统处理时延,提高了吞吐率。 | ||
搜索关键词: | 一种 多核 并行 scma 译码 系统 | ||
【主权项】:
1.一种多核并行SCMA译码系统,其特征在于,包括数据分发模块、译码控制模块、码本存储模块、译码数据存储模块、M个子译码器,所述数据分发模块连接所述M个子译码器,用于将待译码数据分成M份,并分别对应发送到M个子译码器中;所述译码数据存储模块连接所述数据分发模块,用于存储所述待译码数据,所述数据分发模块还用于读取并处理所述待译码数据;所述码本存储模块连接所述数据分发模块,用于存储码本矩阵信息,所述数据分发模块还用于读取对应的码本矩阵信息;所述译码控制模块连接所述数据分发模块,用于发送使能信号到所述数据分发模块,所述数据分发模块还用于根据所述使能信号发送对应的码本矩阵信息到对应的子译码器中;所述子译码器用于对待译码数据进行译码,并将译码结果进行输出,且M个所述子译码器并行译码,其中M为大于1的整数;而且,所述子译码器包括欧氏距离计算单元、欧氏距离存储单元、迭代计算单元、似然比计算单元,所述欧氏距离计算单元连接所述欧氏距离存储单元,用于计算译码器每个物理资源节点上的欧氏距离,并将所述欧氏距离发送到所述欧氏距离存储单元,所述物理资源节点上包括待译码数据的实部和虚部;所述欧氏距离存储单元连接所述迭代计算单元,用于将所述欧氏距离发送到所述迭代计算单元;所述迭代计算单元连接所述似然比计算单元,用于根据所述欧氏距离迭代更新物理资源节点和变量节点,并将迭代结果发送到所述似然比计算单元;所述似然比计算单元用于根据所述迭代结果计算似然比并进行输出;其中,所述欧氏距离存储单元包括4个RAM,每个所述RAM均采用乒乓结构对数据进行读写操作;所述迭代计算单元采用8级流水线结构,所述流水线结构的第一级、第二级做加法运算,第三级 、第四级做比较运算,第五级做两级比较运算,第六级做加法运算, 第七级、第八级分别做一次寄存。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610234725.6/,转载请声明来源钻瓜专利网。