[发明专利]基于同步时钟信号下的合并单元检测模拟源及输出方法在审

专利信息
申请号: 201610235779.4 申请日: 2016-04-14
公开(公告)号: CN105785085A 公开(公告)日: 2016-07-20
发明(设计)人: 沈鑫;曹敏;张林山;马红升;周年荣;闫永梅;黄星;李月梅 申请(专利权)人: 云南电网有限责任公司电力科学研究院
主分类号: G01R1/28 分类号: G01R1/28
代理公司: 北京弘权知识产权代理事务所(普通合伙) 11363 代理人: 逯长明;许伟群
地址: 650217 云南省昆*** 国省代码: 云南;53
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明实施例公开了一种基于同步时钟信号下的合并单元检测模拟源及输出方法,通过DDS模块作为系统的主时钟信号,基于DDS极高的调节细度,可以于对DSP模块的时间进行微调,保证了DSP模块输出时间与GPS同步时钟信号的同步性;DSP通过数学算法预先算出波形数据并存储在DSP模块的RAM中,实现同步信号来时瞬态发出,功放自动换挡模块使模拟源输出的模拟信号具有多档位,实现模拟源高精度的模拟电流、电压输出。在合并单元接收到模拟电流电压信号后产生SV报文,然后网络监听分析合并单元将SV报文的时间特性与GPS同步时钟信号进行对比,生成合并单元响应模拟源延时时间特性报告,完成对合并单元的报文输出时间特性测试。
搜索关键词: 基于 同步 时钟 信号 合并 单元 检测 模拟 输出 方法
【主权项】:
一种基于同步时钟信号下的合并单元检测模拟源,其特征在于,包括DSP模块、DDS模块、GPS同步时钟模块、DA模块和功放模块,其中:所述DSP模块,用于通过数学算法预先算出规定电压或电流大小的波形数据、并将所述波形数据存储在所述DSP模块中的RAM单元中,同时根据GPS同步时钟的PPS信号、利用DMA自动输出存储在所述RAM单元中的所述波形数据;所述DDS模块,与所述DSP模块中的内置计时器相连接,用于输出频率调节精度极高的调节信号、来完成所述内置计时器和GPS同步时钟信号的对时;所述GPS同步时钟模块,与所述DSP模块的输入端相连接,用于向所述DSP模块输入所述GPS同步时钟信号;所述DA模块,与所述DSP模块的输出端相连接,用于将所述波形数据的数字信号转化为模拟信号;所述功放模块,与所述DA模块的输出端相连接,用于将所述模拟信号进行幅值放大。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于云南电网有限责任公司电力科学研究院,未经云南电网有限责任公司电力科学研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610235779.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top