[发明专利]半导体装置有效
申请号: | 201610239678.4 | 申请日: | 2016-04-18 |
公开(公告)号: | CN106532298B | 公开(公告)日: | 2019-06-07 |
发明(设计)人: | 佐藤宏贵;向田秀子;筑山慧至;尾山胜彦;藤卷明子;小坂善幸 | 申请(专利权)人: | 东芝存储器株式会社 |
主分类号: | H01R12/70 | 分类号: | H01R12/70;H01R13/405;H01L23/043 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 张世俊 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明的实施方式提供一种能够抑制插塞与电路衬底之间的连接不良的产生的半导体装置。实施方式的半导体装置包括:电路衬底,具备具有包含第一连接焊垫的多个连接焊垫的配线衬底、及搭载在配线衬底的半导体芯片;插塞,具备第一框体及连接端子,该第一框体具有包含含有第一面及位于第一面的相反侧的第二面的外周面的框体部、被外周面包围的中空部、从框体部向与第一面或第二面不同的方向延伸的突起,该连接端子从中空部的内部延伸至外部且与第一连接焊垫电性连接;及第二框体,一面覆盖电路衬底一面接触于第一面及第二面,且具有与突起嵌合的插入孔。 | ||
搜索关键词: | 半导体 装置 | ||
【主权项】:
1.一种半导体装置,其特征在于:能够通过与插口连接而进行数据传输,且包括:电路衬底,具备具有包含第一连接焊垫的多个连接焊垫的配线衬底、及搭载在所述配线衬底的半导体芯片;插塞,具备第一框体及连接端子,该第一框体具有包含含有第一面及位于所述第一面的相反侧的第二面的外周面的框体部、被所述外周面包围的中空部、及从所述框体部向与所述第一面或所述第二面不同的方向延伸的突起,该连接端子从所述中空部的内部延伸至外部,且与所述第一连接焊垫电性连接;及第二框体,一面覆盖所述电路衬底一面接触于所述第一面及所述第二面,且具有与所述突起嵌合的插入孔。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东芝存储器株式会社,未经东芝存储器株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610239678.4/,转载请声明来源钻瓜专利网。