[发明专利]一种减少电路中电磁干扰的装置及方法有效

专利信息
申请号: 201610244194.9 申请日: 2016-04-19
公开(公告)号: CN105933001B 公开(公告)日: 2018-11-20
发明(设计)人: 廖裕民;顾家其 申请(专利权)人: 福州瑞芯微电子股份有限公司
主分类号: H03L7/099 分类号: H03L7/099
代理公司: 福州市鼓楼区京华专利事务所(普通合伙) 35212 代理人: 王美花
地址: 350000 福建省*** 国省代码: 福建;35
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种减少电路中电磁干扰的装置及方法,装置包括晶体振荡器、jitter时钟产生单元、PLL电路、展频方向和范围配置单元、时钟随机数产生单元、配置随机数产生单元、配置信息控制单元、随机种子产生单元、高精度温度ADC传感器、变化周期配置存储单元、随机数开关单元、配置信息存储单元、PLL配置存储单元、PLL频率计算单元、频率判断单元以及EMI不合格的频率点存储单元。本发明通过jitter自动调整可配置的PLL电路,可以自动检测频率点,然后根据配置在频谱上对频率进行向上抖动或者向下抖动或者左右抖动来调整时钟jitter值,以避免EMI问题,从而通过EMC检查。
搜索关键词: 一种 减少 电路 电磁 干扰 装置 方法
【主权项】:
1.一种减少电路中电磁干扰的装置,其特征在于:包括晶体振荡器、jitter时钟产生单元、PLL电路、展频方向和范围配置单元、时钟随机数产生单元、配置随机数产生单元、配置信息控制单元、随机种子产生单元、高精度温度ADC传感器、变化周期配置存储单元、随机数开关单元、配置信息存储单元、PLL配置存储单元、PLL频率计算单元、频率判断单元以及EMI不合格的频率点存储单元;所述晶体振荡器、jitter时钟产生单元、PLL电路依次连接;所述展频方向和范围配置单元分别连接所述jitter时钟产生单元、配置信息控制单元以及频率判断单元;所述随机种子产生单元分别连接所述高精度温度ADC传感器、所述时钟随机数产生单元和配置随机数产生单元;所述变化周期配置存储单元、随机数开关单元、时钟随机数产生单元依次连接至所述jitter时钟产生单元;所述配置信息存储单元、配置信息控制单元依次连接至所述PLL电路,且配置信息控制单元还连接所述配置随机数产生单元;所述PLL配置存储单元、PLL频率计算单元、频率判断单元以及EMI不合格的频率点存储单元依次连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福州瑞芯微电子股份有限公司,未经福州瑞芯微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610244194.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top