[发明专利]一种功率放大器的单比特数字预失真方法有效
申请号: | 201610264824.9 | 申请日: | 2016-04-25 |
公开(公告)号: | CN105958952B | 公开(公告)日: | 2019-06-21 |
发明(设计)人: | 王昊禹;刘发林;周崇彬;李刚;李博;陶伟 | 申请(专利权)人: | 中国科学技术大学 |
主分类号: | H03F1/32 | 分类号: | H03F1/32;H03F3/213 |
代理公司: | 北京科迪生专利代理有限责任公司 11251 | 代理人: | 成金玉;卢纪 |
地址: | 230026 安*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种功率放大器的单比特数字预失真方法,通过频域方法进行时延估计,并在数字域进行时延补偿;取输入输出信号的差值;将常规的反馈支路ADC替换为1bit的ADC或者比较器,依此对输入输出信号的差值进行采样,即x仍为输入信号序列,对于输出的y信号进行了取差值处理;估计迭代中所需的步长;经过上述的处理后,再采用适应于1bit的迭代格式进行迭代,完成DPD的参数提取。本发明将数字信号处理领域近年发展出来的1bit技术用于功放的数字预失真技术中,形成单比特数字预失真方法,能够大幅降低反馈回路的功耗及成本,还可大幅度提高预失真技术应用的带宽范围,可望达到数百MHz,有可能解决5G通信的宽带DPD技术需求。 | ||
搜索关键词: | 一种 功率放大器 比特 数字 失真 方法 | ||
【主权项】:
1.一种功率放大器的单比特数字预失真方法,其特征在于实现步骤如下:(1)通过频域方法进行时延估计,并在数字域进行时延补偿;(2)取输入输出信号的差值;(3)将常规的反馈支路ADC替换为1bit的ADC或者比较器,依此对输入输出信号的差值进行采样,即x仍为输入信号序列,对于输出的y信号进行了取差值处理;(4)通过PA的技术手册或先验知识来估计迭代中所需的步长;(5)经过上述的处理后,再采用适应于1bit的迭代格式进行迭代,完成DPD的参数提取;初始步长c0由功放的先验知识估计出来,即功放的产品手册或对功放进行单音测试,如下:
其中
是实际峰值输出功率,
是在小信号增益下的期望峰值输出功率,λ是小于1的常数,x则是输入信号;所述适应于1bit的迭代格式实现如下:(1)对于输入输出信号的差值进行1bit量化采样得到:
此式表示对于输入输出信号的差值进行1bit量化采样,公式左边的s是对差值取符号后的向量,其中sign()表示取1比特量化,即被采样的数据大于等于某个门限时定为1,小于此门限定为0或者‑1,以+1和‑1表示,则有:s=[±1 … ±1]T
其中,ck为迭代步长,作用是控制扰动幅度;(2)迭代格式如下:
其中
是由输入序列得到的基函数的矩阵表达形式,以Volterra级数作为基函数来描述功放的非线性及记忆效应,
表示第k次迭代后的预失真器参数;(3)如此式迭代后,就完成了单比特数字预失真的参数提取。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学技术大学,未经中国科学技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610264824.9/,转载请声明来源钻瓜专利网。