[发明专利]一种优化了大信号处理能力的高速数字信号电路有效

专利信息
申请号: 201610268303.0 申请日: 2016-04-27
公开(公告)号: CN106027155B 公开(公告)日: 2018-07-03
发明(设计)人: 陈伟;潘剑华 申请(专利权)人: 厦门优迅高速芯片有限公司
主分类号: H04B10/50 分类号: H04B10/50
代理公司: 厦门市首创君合专利事务所有限公司 35204 代理人: 杨依展
地址: 361000 福建省*** 国省代码: 福建;35
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了优化了大信号处理能力的高速数字信号电路,包括:差分负反馈网络、低通环节、开关管M7、M8以及尾电流源I3;开关管M7、M8的源极相连,漏极与差分负反馈网络连接,形成低频负反馈网络;低通环节包括依次串联连接在OUTN和OUTP之间的电阻R5、电容C1、电容C2和电阻R6;电阻R5和电容C1的连接端与开关管M7的栅极连接;电阻R6和电容C2的连接端与开关管M8的栅极连接;使得OUTN和OUTP的输出经过该低通环节后,其中的直流部分反馈至开关管M7、M8的栅极;尾电流源I3设置在开关管M7、M8的源极与地之间,开关管M7、M8始终处于导通状态,使其的漏极对差分负反馈网络形成一偏置电流。
搜索关键词: 开关管 电容 电阻 负反馈网络 低通 高速数字信号 信号处理能力 尾电流源 栅极连接 连接端 漏极 源极 电路 环节 低频负反馈 导通状态 依次串联 优化 反馈 输出 网络
【主权项】:
1.一种优化了大信号处理能力的高速数字信号电路,其特征在于包括:差分负反馈网络、低通环节、开关管M7、M8以及尾电流源I3;所述开关管M7、M8的源极相连,漏极与所述差分负反馈网络连接,形成低频负反馈网络;所述低通环节包括依次串联连接在OUTN和OUTP之间的电阻R5、电容C1、电容C2和电阻R6;所述电阻R5和电容C1的连接端与所述开关管M7的栅极连接;所述电阻R6和电容C2的连接端与所述开关管M8的栅极连接;使得所述OUTN和OUTP的输出经过该低通环节后,其中的直流部分反馈至所述开关管M7、M8的栅极;所述尾电流源I3设置在所述开关管M7、M8的源极与地之间,所述开关管M7、M8始终处于导通状态,使其的漏极对所述差分负反馈网络形成一偏置电流;所述差分负反馈网络包括对称设置的开关管M1、M2,其栅极分别与INN、INP连接,源极相互连接且通过电流源I1接地;所述开关管M1的漏极与开关管M7的漏极连接,开关管M2的漏极与开关管M8的漏极连接;所述差分负反馈网络还包括对称设置的开关管M5、M6;所述开关管M5的漏极与M6的漏极连接并与VDD连接;所述开关管M5的源极与M1的漏极连接,开关管M6的源极与M2的漏极连接;所述差分负反馈网络还包括对称设置的开关管M3、M4;其源极相互连接并通过尾电流源I2接地;开关管M3的栅极与M1的漏极连接,开关管M4的栅极与M2的漏极连接;开关管M3的漏极与OUTP连接,开关管M4的漏极与OUTN连接;还包括串联连接的电阻R1、R3,以及串联连接的电阻R2、R4;其中电阻RI、R3串联连接在VDD与OUTP之间;电阻R2、R4串联连接在VDD与OUTN之间;所述电阻RI、R3的连接端与所述开关管M5的栅极连接,电阻R2、R4的连接端与所述开关管M6的栅极连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于厦门优迅高速芯片有限公司,未经厦门优迅高速芯片有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610268303.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top