[发明专利]一种多路信号多通道输出装置及其输出方法在审
申请号: | 201610270232.8 | 申请日: | 2016-04-26 |
公开(公告)号: | CN105868507A | 公开(公告)日: | 2016-08-17 |
发明(设计)人: | 陈伟;陈仿杰;孟宪伟;王宇;王世臣;范晓东;范兴民;廖芹;赵娟 | 申请(专利权)人: | 安徽四创电子股份有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 合肥和瑞知识产权代理事务所(普通合伙) 34118 | 代理人: | 王挺 |
地址: | 230088 安徽省合肥*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于信号输入输出领域,特别涉及一种多路信号多通道输出装置及其输出方法。本装置包括微处理器单元和FPGA逻辑单元,微处理器单元用于接收并解析通道配置指令,并将解析后的数据存入内部的缓存区中,所述微处理器单元的输出端连接FPGA逻辑单元的输入端;FPGA逻辑单元用于接收来自微处理器单元的解析后的数据,所述FPGA逻辑单元的输入端连接所有的输入信号,FPGA逻辑单元的输出端连接输出通道。因此本发明能够改变通道配置指令来灵活的改变每一路输出通道对应的输入信号;通过改变输出通道模块的个数来改变输出通道和输入信号的路数,而且本发明还具备结构简单、成本低廉、稳定可靠、便于推广使用的优点。 | ||
搜索关键词: | 一种 信号 通道 输出 装置 及其 方法 | ||
【主权项】:
一种多路信号多通道输出装置,其特征在于:本装置包括微处理器单元(10)和FPGA逻辑单元(20),其中,微处理器单元(10)用于接收并解析来自通道配置单元(30)的通道配置指令,并将解析后的数据存入内部的缓存区中,所述微处理器单元(10)的输出端连接FPGA逻辑单元(20)的输入端;FPGA逻辑单元(20)用于接收来自微处理器单元(10)的解析后的数据,所述FPGA逻辑单元(20)的输入端连接所有的输入信号,FPGA逻辑单元(20)的输出端连接输出通道;所述微处理器单元(10)、FPGA逻辑单元(20)的时钟输入端均连接时钟信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽四创电子股份有限公司,未经安徽四创电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610270232.8/,转载请声明来源钻瓜专利网。