[发明专利]制造半导体器件的方法有效

专利信息
申请号: 201610293686.7 申请日: 2016-05-05
公开(公告)号: CN106128958B 公开(公告)日: 2021-06-11
发明(设计)人: 李在焕;金相秀;洪祥赫;河承模 申请(专利权)人: 三星电子株式会社
主分类号: H01L21/336 分类号: H01L21/336
代理公司: 北京天昊联合知识产权代理有限公司 11112 代理人: 张帆;崔卿虎
地址: 韩国*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种制造半导体器件的方法包括:形成从衬底突出的有源图案;在所述有源图案上形成衬里层;在所述衬里层上形成与所述有源图案交叉的牺牲栅极图案;在所述有源图案上以及在所述牺牲栅极图案的两侧形成源极/漏极区;形成层间绝缘层以覆盖所述源极/漏极区;在所述层间绝缘层上形成多个封盖绝缘图案,以暴露所述牺牲栅极图案;以及通过使用所述封盖绝缘图案作为刻蚀掩模的刻蚀工艺去除所述牺牲栅极图案和所述衬里层,以形成暴露所述有源图案的间隙区。所述有源图案包括具有比所述衬底的晶格常数大的晶格常数的材料,并且所述封盖绝缘图案包括相对于所述衬里层具有刻蚀选择性的材料。
搜索关键词: 制造 半导体器件 方法
【主权项】:
一种制造半导体器件的方法,所述方法包括:形成从衬底突出的有源图案,所述有源图案包括具有比所述衬底的晶格常数大的晶格常数的材料;在所述有源图案上形成衬里层;在所述衬里层上形成与所述有源图案交叉的牺牲栅极图案;在所述有源图案上以及在所述牺牲栅极图案的两侧形成源极/漏极区;形成覆盖所述源极/漏极区的层间绝缘层,所述层间绝缘层具有比所述牺牲栅极图案的顶表面低的顶表面;在所述层间绝缘层上形成封盖绝缘图案,以暴露出所述牺牲栅极图案,所述封盖绝缘图案包括相对于所述衬里层具有刻蚀选择性的材料;以及通过使用所述封盖绝缘图案作为刻蚀掩模的刻蚀工艺来去除所述牺牲栅极图案和所述衬里层,以形成暴露出所述有源图案的间隙区。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610293686.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top