[发明专利]一种数字滤波器有效

专利信息
申请号: 201610335129.7 申请日: 2016-05-19
公开(公告)号: CN105978532B 公开(公告)日: 2018-08-24
发明(设计)人: 翟理;余丹 申请(专利权)人: 深圳市纳芯威科技有限公司
主分类号: H03H17/02 分类号: H03H17/02
代理公司: 深圳中一专利商标事务所 44237 代理人: 张全文
地址: 518000 广东省深圳市*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于数字滤波技术领域,提供了一种数字滤波器。本发明通过采用包括延时单元、第一控制单元、第二控制单元、输出控制单元及时钟逻辑单元的数字滤波器,由连接在第二控制单元的输入端的延时单元对输入至数字滤波器的时钟信号进行延时,使得输入至第二控制单元的时钟信号比输入至第一控制单元的时钟信号延时了预设延迟时间,进而通过由第一控制单元、第二控制单元、输出控制单元及时钟逻辑单元组成的逻辑电路来滤除所有持续时间小于预设延迟时间的电平毛刺或窄脉冲,大大提高了数字滤波器的精确度。
搜索关键词: 一种 数字滤波器
【主权项】:
1.一种数字滤波器,其特征在于,所述数字滤波器包括延时单元、第一控制单元、第二控制单元、输出控制单元以及时钟逻辑单元;所述第一控制单元的控制端与所述第二控制单元的控制端共接作为所述数字滤波器的信号输入端,所述第一控制单元的输出端与所述第二控制单元的输出端分别接所述输出控制单元的第一输入端和第二输入端,所述输出控制单元的输出端为所述数字滤波器的输出端,所述时钟逻辑单元的标准时钟端为所述数字滤波器的时钟输入端,所述时钟逻辑单元的逻辑控制端接所述输出控制单元的输出端,所述第一控制单元的时钟端与所述延时单元的输入端共接于所述时钟逻辑单元的输出端,所述延时单元的输出端接所述第二控制单元的时钟端;当所述数字滤波器的信号输入端持续输入高电平时,所述第一控制单元和所述第二控制单元持续输出高电平,所述输出控制单元对所述第一控制单元输出的高电平和所述第二控制单元输出的高电平进行处理后输出高电平;当所述数字滤波器的信号输入端输入极短的低电平毛刺或低电平脉冲时,所述第一控制单元在输入的时钟信号的上升沿到来时控制其输出端输出低电平,所述延时单元将所述时钟信号延时预设延时时间,并将延时后的所述时钟信号发送至所述第二控制单元,在预设延时时间之内,所述第二控制单元仍输出高电平,所述输出控制单元对所述第一控制单元输出的低电平和所述第二控制单元输出的高电平进行处理后输出高电平;当所述数字滤波器的信号输入端持续输入低电平时,所述第一控制单元和所述第二控制单元持续输出低电平,所述输出控制单元对所述第一控制单元输出的低电平和所述第二控制单元输出的低电平进行处理后输出低电平;当所述数字滤波器的信号输入端输入极短的高电平毛刺或高电平脉冲时,所述第一控制单元在输入的时钟信号的上升沿到来时控制其输出端输出高电平,所述延时单元将所述时钟信号延时预设延时时间,并将延时后的所述时钟信号发送至所述第二控制单元,在预设延时时间之内,所述第二控制单元仍输出低电平,所述输出控制单元对所述第一控制单元输出的高电平和所述第二控制单元输出的低电平进行处理后输出低电平;其中,所述低电平毛刺、所述低电平脉冲、所述高电平毛刺或所述高电平脉冲的持续时间小于所述预设延时时间,且所述预设延时时间小于所述时钟信号的周期;所述延时单元包括偶数个串联的反相器,所述延时单元的第一个反相器的输入端为所述延时单元的输入端,所述延时单元的最后一个反相器的输出端为所述延时单元的输出端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市纳芯威科技有限公司,未经深圳市纳芯威科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610335129.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top