[发明专利]基于FPGA时钟的电源信号转换电路在审

专利信息
申请号: 201610380438.6 申请日: 2016-05-31
公开(公告)号: CN106026995A 公开(公告)日: 2016-10-12
发明(设计)人: 张凯胜;刘华;吴小莉 申请(专利权)人: 成都众孚理想科技有限公司
主分类号: H03K5/135 分类号: H03K5/135
代理公司: 成都弘毅天承知识产权代理有限公司 51230 代理人: 李春芳
地址: 610041 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 基于FPGA时钟的电源信号转换电路,本发明涉及电源开关技术领域,其旨在解决现有技术存在谐波失真,电磁噪声,其基准扫描时钟实现成本高,其电源输出波形抖动、畸变且额定工作频率范围受限制等技术问题。本发明主要包括第一扫描脉冲发生器;场效应管及其寄生电容补偿电路,第一扫描脉冲发生器控制场效应管的工作状态;第二扫描脉冲发生器;自适应斩波电路,第二扫描脉冲发生器控制自适应斩波电路的工作状态;变压器,其一次绕组连接电源和场效应管且其二次绕组连接自适应斩波电路。本发明用于改进电源开关电路。
搜索关键词: 基于 fpga 时钟 电源 信号 转换 电路
【主权项】:
基于FPGA时钟的电源信号转换电路,包括第一电源VDD,其特征在于,还包括第一扫描脉冲发生器;场效应管Q3及其寄生电容补偿电路,场效应管Q3连接第一电源VDD,第一扫描脉冲发生器控制场效应管Q3的工作状态;第二扫描脉冲发生器,包括基准时钟发生器、基于FPGA的时钟单位计数器、基于FPGA的读写控制器;时钟单位计数器上具有计数脉冲输入端与进位使能输出端;基准时钟发生器与时钟单位计数器的计数脉冲输入端连接;读写控制器为时钟单位计数器的读写接口;时钟单位计数器的进位使能输出端作为时钟脉冲输出端;自适应斩波电路,第二扫描脉冲发生器控制自适应斩波电路的工作状态,自适应斩波电路输出端连接有施密特触发器UST,施密特触发器UST的输出信号作为低噪电源VSOR;变压器T1,其一次绕组连接第一电源VDD和场效应管Q3且其二次绕组连接自适应斩波电路。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都众孚理想科技有限公司,未经成都众孚理想科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610380438.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top