[发明专利]过采样Δ-Σ调制器的超低功耗双量化器架构有效

专利信息
申请号: 201610402286.5 申请日: 2016-06-08
公开(公告)号: CN106253908B 公开(公告)日: 2019-09-13
发明(设计)人: K·Q·恩古因 申请(专利权)人: 美国亚德诺半导体公司
主分类号: H03M3/00 分类号: H03M3/00
代理公司: 中国国际贸易促进委员会专利商标事务所 11038 代理人: 欧阳帆
地址: 美国马*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 本公开涉及过采样Δ‑Σ调制器的超低功耗双量化器架构。模数转换器(ADC)的耗电量为汽车和消费装置的一个重要要求。ADC的一个特点是用于过采样Σ‑Δ调制器的双量化架构。双量化Δ‑Σ调制器具有用于数字化所述环路滤波器的输出端的第一量化器和用于数字化所述量化器的输入的第二量化。然而,第二量化器的量化噪声是高度相关的信号,并显著降低了Δ‑Σ调制器的频谱。为了解决这个问题,作出到双量化架构的改进,以取消数字化输入端的第二量化器的量化噪声。此外,该改进允许第二量化器以比第一量化器慢得多的采样速率运行。有利地,改进提供了功耗和调制器的总面积的降低。
搜索关键词: 采样 调制器 功耗 量化 架构
【主权项】:
1.一种具有用于处理模拟输入信号并在数字输出处产生表示模拟输入信号的数字输出信号的双量化架构的低功率Δ‑∑调制器,所述Δ‑∑调制器,包括:环路滤波器,用于处理Δ‑∑调制器的模拟输入信号以及来自反馈数模转换器DAC的反馈信号之间的误差;第一模数转换器ADC,用于以第一采样率数字化Δ‑∑调制器的环路滤波器的输出;和第二ADC,用于以与第一采样率不同的第二采样率数字化所述Δ‑∑调制器的模拟输入信号;其中,在Δ‑∑调制器的数字输出处消除所述第二ADC的量化噪声。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美国亚德诺半导体公司,未经美国亚德诺半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610402286.5/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top