[发明专利]一种三维网格多翅膀混沌电路有效
申请号: | 201610411476.3 | 申请日: | 2016-06-12 |
公开(公告)号: | CN105959096B | 公开(公告)日: | 2018-11-09 |
发明(设计)人: | 于楠;王燕舞;刘骁康;肖江文 | 申请(专利权)人: | 华中科技大学 |
主分类号: | H04L9/00 | 分类号: | H04L9/00 |
代理公司: | 华中科技大学专利中心 42201 | 代理人: | 李智 |
地址: | 430074 湖北*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种三维网格多翅膀混沌电路,该电路主要由wL和vL‑1函数电路、h2和‑h2函数电路、‑h3函数电路、反相积分求和电路、反相器电路、乘法器构成。反相积分求和电路、反相器电路和乘法器可以控制电路生成翅膀吸引子,wL和vL‑1函数电路可以控制电路在x轴上产生不同数量的翅膀吸引子,h2和‑h2函数电路可以控制电路在y轴上产生不同数量的翅膀吸引子,‑h3函数电路可以控制电路在z轴上产生不同数量的翅膀吸引子。该混沌电路可以生成三维网格多翅膀吸引子,不仅丰富了混沌吸引子的类型,而且由于该吸引子具有复杂的拓扑结构,能够有效提高保密通信等系统的安全性。 | ||
搜索关键词: | 一种 三维 网格 翅膀 混沌 电路 | ||
【主权项】:
1.一种三维网格多翅膀混沌电路,其特征在于,包括wL和vL‑1函数电路、h2和‑h2函数电路、‑h3函数电路、第一~第十乘法器(M1~M10)、第一~第三反相积分求和电路、第一~第三反相器电路;wL和vL‑1函数电路的vL‑1输出端和wL输出端分别连接第一乘法器(M1)的两输入端;h2和‑h2函数电路的‑h2输出端与wL和vL‑1函数电路的vL‑1输出端分别连接第二乘法器(M2)的两输入端;‑h3函数电路的‑h3输出端与wL和vL‑1函数电路的wL输出端分别连接第三乘法器(M3)的两输入端;第三乘法器(M3)的输出端与wL和vL‑1函数电路的vL‑1输出端分别连接第四乘法器(M4)的两输入端;‑h3函数电路的‑h3输出端与h2和‑h2函数电路的‑h2输出端分别连接第五乘法器(M5)的两输入端;第五乘法器(M5)的输出端与wL和vL‑1函数电路的vL‑1输出端分别连接第六乘法器(M6)的两输入端;第一、第二、第四、第六乘法器(M1、M2、M4、M6)的输出端依次连接第一反相积分求和电路和第一反相器电路,形成第一通道电路;wL和vL‑1函数电路的wL输出端与‑h3函数电路的‑h3输出端分别连接第七乘法器(M7)的两输入端;h2和‑h2函数电路的‑h2输出端与‑h3函数电路的‑h3输出端分别连接第八乘法器(M8)的两输入端;wL和vL‑1函数电路的wL输出端、h2和‑h2函数电路的‑h2输出端、第七乘法器(M7)的输出端、第八乘法器(M8)的输出端依次连接第二反相积分求和电路和第二反相器电路,形成第二通道电路;wL和vL‑1函数电路的wL输出端同时连接第九乘法器(M9)的两输入端;h2和‑h2函数电路的h2输出端和‑h2输出端分别连接第十乘法器(M10)的两输入端;第九乘法器(M9)的输出端和第十乘法器(M10)的输出端、‑h3函数电路的‑h3输出端依次连接第三反相积分求和电路和第三反相器电路,形成第三通道电路;第一通道电路的x输出端连接wL和vL‑1函数电路的输入端,第二通道电路的y输出端连接h2和‑h2函数电路的两个输入端,第三通道电路的z输出端连接‑h3函数电路的两个输入端;其中,所述wL和vL‑1函数电路包括L个符号函数与绝对值电路模块(Ai)、L个直流电源(2L‑id0)、L‑1个乘法器,L为正整数;L个符号函数与绝对值电路模块(Ai)与L个直流电源(2L‑id0)依次交替串接,第i个符号函数与绝对值电路模块(Ai)的绝对值输出端连接第i个直流电源(2L‑id0)的正极,第i个直流电源(2L‑id0)的负极连接第i+1个符号函数与绝对值电路模块(Ai+1)的输入端,i=1,2,…,L‑1,L;第一个符号函数与绝对值电路模块(A1)的输入端为wL和vL‑1函数电路的输入端,第L个直流电源(d0)的输出端为wL输出端;L‑1个乘法器依次串接,第一个乘法器的输入端连接第一个符号函数与绝对值电路模块(A1)的符号函数值输出端,第一~第L‑1个乘法器的另一输入端分别连接第二~第L个符号函数与绝对值电路模块(A2~AL)的符号函数值输出端,第L‑1个乘法器的输出端为vL‑1输出端;所述h2和‑h2函数电路包括2N+1个第一比较器电路模块(Bi)、第四反相器、第五反相器、第一减法电路和第六反相器,N为正整数;2N+1个第一比较器电路模块(Bi)相并联,其输出端通过第四反相器、第五反相器连接第一减法电路的第一输入端,第一减法电路的输出端连接第六反相器的输入端;2N+1个第一比较器电路模块(Bi)的输入端统一作为h2和‑h2函数电路的一个输入端,第一减法电路的第二输入端作为h2和‑h2函数电路的另一个输入端;第一减法电路的输出端作为h2和‑h2函数电路的h2输出端,第六反相器的输出端作为h2和‑h2函数电路的‑h2输出端;所述‑h3函数电路包括2M+1个第二比较器电路模块(Ci)、第七反相器、第八反相器、第二减法电路、第九反相器和直流电源(d1),M为正整数;2M+1个第二比较器电路模块(Ci)相并联,其输出端通过第七反相器、第八反相器连接第二减法电路的第一输入端,第二减法电路的输出端连接直流电源(d1)的负极,直流电源(d1)的正极连接第九反相器的输入端;2M+1个第二比较器电路模块(Ci)的输入端统一作为‑h3函数电路的一个输入端,第二减法电路的第二输入端作为‑h3函数电路的另一个输入端;第九反相器的输出端作为‑h3函数电路的‑h3输出端。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华中科技大学,未经华中科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610411476.3/,转载请声明来源钻瓜专利网。