[发明专利]一种减小数字时钟延时单元温漂的架构在审
申请号: | 201610421310.X | 申请日: | 2016-06-15 |
公开(公告)号: | CN105867510A | 公开(公告)日: | 2016-08-17 |
发明(设计)人: | 涂波;张艳飞;谢长生;闫华 | 申请(专利权)人: | 中国电子科技集团公司第五十八研究所 |
主分类号: | G05F1/567 | 分类号: | G05F1/567 |
代理公司: | 总装工程兵科研一所专利服务中心 32002 | 代理人: | 杨立秋 |
地址: | 214035 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种减小数字时钟延时单元温漂的架构,包括带隙基准电压源Bandgap,具有正温度系数,用于提供随温度升高而升高的基准电压VREF;线性稳压器LDO,用于抑制外部电源噪声,与带隙基准电压源Bandgap相连,接收带隙基准电压源Bandgap的基准电压VREF并输出内部电压VCCLDO;延迟链DELAY_LINE,由延时单元TAP构成,具有正温度特性,用于延迟时钟,与线性稳压器LDO相连,接收线性稳压器LDO的输出内部电压VCCLDO作为驱动电压。本发明的有益效果是,延迟链的输入电压是内部电压,其随着温度升高间接升高,从而使得延时单元延时缩短,这抵消了延时单元本身延时随着温度升高引起的延长,减小了延时单元TAP的温漂,从而提高了延迟锁相环的相移精度。 | ||
搜索关键词: | 一种 减小 数字 时钟 延时 单元 架构 | ||
【主权项】:
一种减小数字时钟延时单元温漂的架构,其特征在于,包括:带隙基准电压源Bandgap,具有正温度系数,用于提供随温度升高而升高的基准电压VREF;线性稳压器LDO,用于抑制外部电源噪声,与所述带隙基准电压源Bandgap相连,接收所述带隙基准电压源Bandgap的基准电压VREF并输出内部电压VCCLDO;延迟链DELAY_LINE,由延时单元TAP构成,用于延迟时钟,与所述线性稳压器LDO相连,接收所述线性稳压器LDO的输出内部电压VCCLDO作为驱动电压。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第五十八研究所,未经中国电子科技集团公司第五十八研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610421310.X/,转载请声明来源钻瓜专利网。