[发明专利]一种实现静态与动态存储控制器访问无缝切换的控制结构在审
申请号: | 201610446284.6 | 申请日: | 2016-06-20 |
公开(公告)号: | CN106126472A | 公开(公告)日: | 2016-11-16 |
发明(设计)人: | 娄冕;裴茹霞;张洵颖;张娟;张丽娜;刘思源 | 申请(专利权)人: | 中国航天科技集团公司第九研究院第七七一研究所 |
主分类号: | G06F15/78 | 分类号: | G06F15/78;G06F13/16 |
代理公司: | 西安通大专利代理有限责任公司 61200 | 代理人: | 徐文权 |
地址: | 710065 陕西*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种实现静态与动态存储控制器访问无缝切换的控制结构,包括与AHB总线相连的状态机,状态机输出的地址和写数据分别经过寄存器进行锁存,锁存后广播至SDRAM与SRAM控制器,同时地址输入译码器进行空间识别以产生各控制器的选通信号,SDRAM控制器输出的SDRAM读数据和SRAM控制器输出的SRAM读数据经多路复选器MUX4选择输出,多路复选器MUX4受译码器输出的读数据选择信号控制;状态机根据主机访问控制信号、SDRAM初始化进度、预充电等待时间以及刷新等待时间产生三级应答时序控制信号,每级应答时序控制信号均基于多路复选器产生相应的应答信号。本发明能够分别实现两种存储控制器的功能,同时避免了冲突。 | ||
搜索关键词: | 一种 实现 静态 动态 存储 控制器 访问 无缝 切换 控制 结构 | ||
【主权项】:
一种实现静态与动态存储控制器访问无缝切换的控制结构,其特征在于:包括与AHB总线相连的状态机,状态机输出的地址和写数据分别经过寄存器进行锁存,锁存后广播至SDRAM控制器和SRAM控制器,同时地址输入译码器进行空间识别以产生各控制器的选通信号,SDRAM控制器输出的SDRAM读数据和SRAM控制器输出的SRAM读数据经过多路复选器MUX4选择输出,多路复选器MUX4受译码器输出的读数据选择信号控制;所述的状态机根据主机访问控制信号、SDRAM初始化进度、预充电等待时间以及刷新等待时间产生三级应答时序控制信号,每级应答时序控制信号均基于多路复选器产生相应的应答信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航天科技集团公司第九研究院第七七一研究所,未经中国航天科技集团公司第九研究院第七七一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610446284.6/,转载请声明来源钻瓜专利网。