[发明专利]一种实时刷新装置及其方法、具有该实时刷新装置的系统在审

专利信息
申请号: 201610483172.8 申请日: 2016-06-24
公开(公告)号: CN106154909A 公开(公告)日: 2016-11-23
发明(设计)人: 张宏财;宣浩;段晓超;陈之涛;汪永军;段玲琳;李化雷 申请(专利权)人: 中国电子科技集团公司第三十八研究所
主分类号: G05B19/042 分类号: G05B19/042
代理公司: 合肥市浩智运专利代理事务所(普通合伙) 34124 代理人: 方荣肖
地址: 230000 安徽省合*** 国省代码: 安徽;34
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种实时刷新装置及其方法、具有该实时刷新装置的系统。该装置包括一片PROM芯片、一片刷新芯片、两片晶振。PROM芯片存储FPGA芯片的配置码流,刷新芯片通过检测FPGA芯片的Done信号来决定进入配置模式还是刷新模式。Done信号为低电平信号时,刷新芯片自动进入配置模式,等待该FPGA芯片的配置完成。当Done信号变高电平信号后,刷新芯片自动进入刷新模式,检测FPGA芯片型号并盲刷操作。本发明能够适应宇宙空间的单粒子翻转效应、总剂量效应等,大幅度降低SRAM型FPGA刷新系统设计的难度和复杂度。本发明还公开该装置的实时刷新方法、具有该装置的能实时刷新的星载SRAM型FPGA系统。
搜索关键词: 一种 实时 刷新 装置 及其 方法 具有 系统
【主权项】:
一种针对星载SRAM型FPGA的实时刷新装置,其用于对SRAM型FPGA芯片进行定时刷新;其特征在于:该实时刷新装置包括一片PROM芯片、一片刷新芯片、两片晶振;该PROM芯片存储该FPGA芯片的配置码流,该两片晶振分别为该FPGA芯片、该刷新芯片提供基准时钟;该刷新芯片通过检测该FPGA芯片的Done信号来决定进入配置模式还是刷新模式,Done信号为低电平信号时,该刷新芯片自动进入配置模式,等待该FPGA芯片的配置完成;当Done信号变高电平信号后,该刷新芯片自动进入刷新模式,检测被刷芯片型号即该FPGA芯片型号,对该FPGA芯片进行盲刷操作;其中,该刷新芯片在配置过程中,会自动检测该FPGA芯片的配置完成标志Done信号,如超过预计的配置完成时间后还未检测到Done信号变高电平信号,则意味着配置失败,会自动在该FPGA芯片的Program端施加复位脉冲,进行重新配置。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第三十八研究所,未经中国电子科技集团公司第三十八研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610483172.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top