[发明专利]面向GPDSP架构的多核目录一致性装置有效
申请号: | 201610503703.5 | 申请日: | 2016-06-30 |
公开(公告)号: | CN106201939B | 公开(公告)日: | 2019-04-05 |
发明(设计)人: | 刘胜;李昭然;陈海燕;许邦建;鲁建壮;陈俊杰;孔宪停;康子扬 | 申请(专利权)人: | 中国人民解放军国防科学技术大学 |
主分类号: | G06F13/30 | 分类号: | G06F13/30 |
代理公司: | 湖南兆弘专利事务所(普通合伙) 43008 | 代理人: | 周长清 |
地址: | 410073 湖南省长沙市砚瓦池正街47号中国*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种面向GPDSP架构的多核目录一致性装置,包括:内核,包含DMA和L1D,L1D为一级数据Cache;所述DMA用来完成外设和内核间数据的搬运;所述L1D包括有Normal Deal和Monitor Deal两个并行处理单元,所述Normal Deal处理单元完成load、store指令的处理,所述Monitor Deal处理单元用来响应任意时刻抵达的监听请求,且处理过程不受Normal Deal处理单元的影响;片上末级Cache,分布式的接在片上互连网络上;片外存储DDR,数据缓存在L1D和片上末级Cache中;片上互连网络,用来接收网络请求,接收到网络请求后会首先进行译码处理,译码出目的节点和目的设备后将请求发向对应的位置。本发明具有原理简单、操作方便、灵活性高、适用范围广等优点。 | ||
搜索关键词: | 面向 gpdsp 架构 多核 目录 一致性 装置 | ||
【主权项】:
1.一种面向GPDSP架构的多核目录一致性装置,其特征在于,包括:内核,包含DMA和L1D,L1D为一级数据Cache;所述DMA用来完成外设和内核间数据的搬运;所述L1D包括有Normal Deal和Monitor Deal两个并行处理单元,所述Normal Deal处理单元完成load、store指令的处理,所述Monitor Deal处理单元用来响应任意时刻抵达的监听请求,且处理过程不受Normal Deal处理单元的影响;片上末级Cache,分布式的接在片上互连网络上;片外存储DDR,数据缓存在L1D和片上末级Cache中;片上互连网络,用来接收网络请求,接收到网络请求后会首先进行译码处理,译码出目的节点和目的设备后将请求发向对应的位置;所述片上末级Cache内分为若干个体,每个所述体均由输入缓冲单元IBUF、流水线单元PipeLine、输出缓冲单元OBUF以及返回环网处理逻辑单元Rtn NAC组成;所述输入缓冲单元用来负责缓存从片上网络进入末级Cache的请求;所述流水线单元用来对来自输入缓冲的访问DDR存储空间请求进行流水化处理;所述输出缓冲单元用来负责缓存末级Cache访问DDR的请求;所述返回环网处理逻辑单元用来负责对多种类型的进入片上网络请求进行仲裁处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军国防科学技术大学,未经中国人民解放军国防科学技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610503703.5/,转载请声明来源钻瓜专利网。