[发明专利]回波消除电路、用于数字通信系统的接收器及回波消除方法在审
申请号: | 201610504566.7 | 申请日: | 2016-06-30 |
公开(公告)号: | CN107566011A | 公开(公告)日: | 2018-01-09 |
发明(设计)人: | 陈家伟;郑凯文;赖科印;童泰来 | 申请(专利权)人: | 晨星半导体股份有限公司 |
主分类号: | H04B3/23 | 分类号: | H04B3/23;H04M9/08 |
代理公司: | 上海专利商标事务所有限公司31100 | 代理人: | 徐伟 |
地址: | 中国台湾新竹县*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种回波消除电路,包含有一延迟模块,用来接收一输入信号,并延迟该输入信号而产生多个延迟信号;一乘法模块,用来将该多个延迟信号分别乘以多个系数,以产生多个相乘结果;一总和单元,用来将该多个相乘结果进行一总和运算,用来产生一总和信号;一减法单元,用来接收一第一延迟信号,并根据该第一延迟信号及该总和信号产生一相减信号;以及一系数计算单元,用来根据该相减信号计算该多个系数;其中,该回波消除电路输出一输出信号为该相减信号。 | ||
搜索关键词: | 回波 消除 电路 用于 数字通信 系统 接收器 方法 | ||
【主权项】:
一种回波消除电路,用于一接收器,用来消除来自一信道的一前回波,该回波消除电路包含有:一延迟模块,用来接收一输入信号,并延迟该输入信号而产生多个延迟信号;一乘法模块,耦接于该延迟模块,用来将该多个延迟信号分别乘以多个系数,以产生多个相乘结果;一总和单元,耦接于该乘法模块,用来将该多个相乘结果进行一总和运算,以产生一总和信号;一减法单元,耦接于该延迟模块及该总和单元,用来接收该多个延迟信号的一第一延迟信号,并根据该第一延迟信号及该总和信号产生一相减信号;以及一系数计算单元,耦接于该减法单元,用来根据该相减信号计算该多个系数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于晨星半导体股份有限公司,未经晨星半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610504566.7/,转载请声明来源钻瓜专利网。