[发明专利]一种具有低导通电阻特性的槽栅MOSFET器件在审
申请号: | 201610517752.4 | 申请日: | 2016-07-04 |
公开(公告)号: | CN105957885A | 公开(公告)日: | 2016-09-21 |
发明(设计)人: | 李泽宏;陈文梅;李爽;曹晓峰;陈哲;包惠萍;任敏 | 申请(专利权)人: | 电子科技大学 |
主分类号: | H01L29/43 | 分类号: | H01L29/43;H01L29/78 |
代理公司: | 成都点睛专利代理事务所(普通合伙) 51232 | 代理人: | 葛启函 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及功率半导体器件技术领域,具体涉及到一种具有低导通电阻特性的槽栅MOSFET器件。其元胞结构相比于传统的槽栅型MOSFET器件的区别主要为,本发明的MOSFET器件在槽型栅电极底部具有厚绝缘介质层,且在厚绝缘介质层中引入正电荷,所述正电荷由Cs或其他具有正电性的材料通过淀积或离子注入的方式在厚绝缘介质层中形成。本发明提供的槽栅型MOSFET器件通过厚绝缘介质层中正电荷的引入,在保证相同击穿电压的基础上,大大减小了漂移区电阻,进而减小了器件导通电阻。 | ||
搜索关键词: | 一种 具有 通电 特性 mosfet 器件 | ||
【主权项】:
一种具有低导通电阻特性的槽栅MOSFET器件,包括从下至上依次层叠设置的金属化漏极(1)、N+衬底(2)、N‑漂移区(3)、P型体区(4)和金属化源极(13);所述P型体区(4)上层具有N+重掺杂源区(5)和P+接触区(6),所述N+重掺杂源区(5)位于P+接触区(6)之间;其特征在于,还包括沟槽(14),所述沟槽(14)从N+重掺杂源区(5)上表面中部,垂直向下依次贯穿N+重掺杂源区(5)和P型体区(4)延伸入N‑漂移区(3)中;所述沟槽(14)的下部中填充有厚绝缘介质层(10),沟槽(14)的上部中填充有栅氧化层(8),所述厚绝缘介质层(10)与栅氧化层(8)之间通过隔离介质层(9)隔离;所述厚绝缘介质层(10)中具有正电荷区(11),所述栅氧化层(8)中具有栅电极(7);所述栅电极(7)的上表面及部分N+重掺杂源区(5)的上表面通过隔离介质(12)与金属化源极(13)隔离;P+接触区(6)的上表面与部分N+重掺杂源区(5)的上表面与金属化源极(13)接触。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610517752.4/,转载请声明来源钻瓜专利网。
- 上一篇:一种橡皮料收集装置
- 下一篇:一种GSM冲切机收卡装置
- 同类专利
- 专利分类