[发明专利]基于FPGA和PowerPC的FPGA启动加载FLASH升级系统及方法有效

专利信息
申请号: 201610517841.9 申请日: 2016-06-30
公开(公告)号: CN106201605B 公开(公告)日: 2019-02-19
发明(设计)人: 刘宇波;施文韬 申请(专利权)人: 成都金本华电子有限公司
主分类号: G06F8/61 分类号: G06F8/61
代理公司: 成都正华专利代理事务所(普通合伙) 51229 代理人: 李蕊;李林合
地址: 610041 四*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种基于FPGA和PowerPC的FPGA启动加载FLASH升级系统,包括PowerPC处理器、FPGA芯片、FLASH芯片及用于实现数据传输的数据传输模块,所述PowerPC处理器通过Local Bus总线与FPGA芯片连接,且所述PowerPC处理器通过2位的GPIO引脚与FLASH芯片的地址高两位连接;所述FPGA芯片内设有用于将Local Bus接口转换为FLASH接口的FPGA总线转换模块。基于FPGA和PowerPC的FPGA启动加载FLASH升级方法,包括以下步骤:S1、在Vivado中生成需要自动转换的四个FPGA版本对应的二进制文件;S2、将任意FPGA版本的bit文件通过JTAG下载器写进FPGA芯片;S3、PowerPC处理器控制切换FLASH芯片的地址高两位形成4个FLASH存储空间,PowerPC处理器将FPGA芯片中的每个FPGA版本依次烧写至对应的FLASH存储空间中。本发明增加了应用的灵活性和功能性。
搜索关键词: 基于 fpga powerpc 启动 加载 flash 升级 系统 方法
【主权项】:
1.基于FPGA和PowerPC的FPGA启动加载FLASH升级系统,其特征在于,包括PowerPC处理器、FPGA芯片、FLASH芯片及用于实现数据传输的数据传输模块,所述PowerPC处理器通过Local Bus总线与FPGA芯片连接,且所述PowerPC处理器通过2位的GPIO引脚与FLASH芯片的地址高两位连接;所述FPGA芯片内设有用于将Local Bus接口转换为FLASH接口的FPGA总线转换模块,所述FPGA芯片通过FPGA总线转换模块与Flash芯片相连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都金本华电子有限公司,未经成都金本华电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610517841.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top