[发明专利]一种数字类高斯脉冲成形递推算法在审
申请号: | 201610573111.0 | 申请日: | 2016-07-20 |
公开(公告)号: | CN106291652A | 公开(公告)日: | 2017-01-04 |
发明(设计)人: | 洪旭;倪师军;周建斌;费鹏;周伟;马英杰;王敏;刘易 | 申请(专利权)人: | 成都理工大学 |
主分类号: | G01T1/167 | 分类号: | G01T1/167 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 610059 四川*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种数字类高斯脉冲成形算法。包括步骤:A、首先将CR‑nRC类高斯脉冲成形电路拆分为1阶CR电路与n(一般n=4)阶RC电路串联。B、运用基尔霍夫电流定律分别建立CR电路和RC电路的电流等式。C、利用数值微分代替B步骤电流等式中的微分运算。D、建立输入信号x[n]与输出信号y[n]的等式,得到CR电路和RC电路的数学递推模型。E、将输入信号先经过1阶的CR电路数学递推模型处理,再将处理结果作为输入信号经RC电路数学递推模型处理,多阶RC电路仅需将上一级处理结果作为下一级输入信号即可,最终得到类高斯脉冲。本方法提出了一种新的数字类高斯脉冲成形递推算法,它能够实现核脉冲信号类高斯脉冲成形,同时提高信噪比。算法运算过程简便,便于实现,适用于核脉冲信号实时类高斯脉冲成形。 | ||
搜索关键词: | 一种 数字 类高斯 脉冲 成形 算法 | ||
【主权项】:
一种类高斯脉冲成形递推算法,其特征在于,所述方法包括以下步骤:A、首先基于CR‑nRC类高斯脉冲成形模拟电路,将核脉冲信号处理流程分为1阶CR电路与n阶(一般地n=4)RC电路串联。B、运用基尔霍夫电流定律,分别建立CR电路和RC电路的电流等式。C、利用数值微分方法代替B步骤电流等式中的微分运算。D、建立输入信号x[n]与输出信号y[n]等式,得到CR电路数学递推模型y[n]=y[n-1]+x[n]-x[n-1]1+kCR]]>同理可得到RC电路数学递推模型y[n]=k·y[n-1]+x[n]1+kRC]]>E、将输入信号先经过1阶的CR电路数学递推模型处理,再将处理结果作为RC电路数学递推模型的输入信号。多阶RC电路仅需要将上一级输出结果作为下一级输入信号即可,最终将输入信号成形为类高斯脉冲。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都理工大学,未经成都理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610573111.0/,转载请声明来源钻瓜专利网。
- 上一篇:除尘器
- 下一篇:连体式防爆过滤调压阀