[发明专利]一种基于低采样率高精度目标距离延时控制方法在审
申请号: | 201610587246.2 | 申请日: | 2016-07-25 |
公开(公告)号: | CN106200761A | 公开(公告)日: | 2016-12-07 |
发明(设计)人: | 周云;何荣江;师飞鹏;朱晓芳;汪学刚 | 申请(专利权)人: | 电子科技大学 |
主分类号: | G06F1/08 | 分类号: | G06F1/08 |
代理公司: | 电子科技大学专利中心 51203 | 代理人: | 张杨 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 该发明公开了一种基于低采样率高精度目标距离延时控制方法,属于信号处理技术。采用高性能FPGA和超高速DAC器件,系统不仅能实现常规的ns级的数字延时,还可以实现ps级的数字延时,解决了常规基于FPGA的数字延时方法不能实现ps级别的数字延时。从而具有的优点包括:延时步长精度可达ps精度;响应时间快,改变延时响应时间只需要每相数据率的一个采样时钟;稳定性好,在不改变数据幅频特性的情况下实现高精度数字延时。 | ||
搜索关键词: | 一种 基于 采样率 高精度 目标 距离 延时 控制 方法 | ||
【主权项】:
一种基于低采样率高精度目标距离延时控制方法,该方法采用的装置包括:ADC数据采集与处理模块、数据内插模块、高精度延时模块、DAC输出模块;其中ADC数据采集与处理模块采集模拟信号,并对采集信号进行处理转化为多相数据;数据内插模块对ADC数据采集与处理模块输出的多相数据进行内插值;高精度延时模块对数据内插模块的输出数据进行时延,最终由DAC输出模块输出延时数据;其特征在于所述高精度延时模块首先对数据内插模块的输出数据进行粗调时延,再进行微调时延;其中粗调时延的时延单元为数据内插模块处理数据的采样周期,微调时延的时延单元为DAC输出模块中DAC的采样周期。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610587246.2/,转载请声明来源钻瓜专利网。