[发明专利]基带信号成型滤波方法有效
申请号: | 201610596082.X | 申请日: | 2016-07-26 |
公开(公告)号: | CN106230403B | 公开(公告)日: | 2018-08-10 |
发明(设计)人: | 蒋文丰 | 申请(专利权)人: | 中国电子科技集团公司第十研究所 |
主分类号: | H03H17/02 | 分类号: | H03H17/02;G06F7/544;G06F17/15 |
代理公司: | 成飞(集团)公司专利中心 51121 | 代理人: | 郭纯武 |
地址: | 610036 四川*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出的基带信号成型滤波方法,旨在提供一种既能完成基带信号成型滤波又能降低FPGA逻辑资源的方法。本发明通过下述技术方案予以实现:在FPGA中,根据基带信号成型滤波时对数据流上采样并内插0的特点,将输入到FIR滤波器的原始数据bit流,按插值为0的上采样率M进行内插形成内插0的数据序列x(n),再将输入FIR滤波器滤波的数据序列x(n)~x(0),按照M分段作为状态机参数;根据非零数据以及对应的FIR滤波器系数计算状态机覆盖的M个数据的卷积和;x(i)为非零数据,h(i)为非零数据对应的FIR滤波器系数,x(i)与h(i)相乘作为状态机覆盖区域数据卷积和;将所有状态机卷积和计算结果通过加法树完成求和即可完成x(n)的FIR滤波。 | ||
搜索关键词: | 基带 信号 成型 滤波 方法 | ||
【主权项】:
1.一种基带信号成型滤波方法,具有如下技术特征:在可编程门阵列芯片FPGA中,根据基带信号成型滤波时对数据流上采样并内插0的特点,将输入到FIR滤波器的原始数据bit流,按插值为0的上采样率M进行内插,形成内插0的数据序列x(n),再将输入FIR滤波器滤波的数据序列x(n)~x(0),按照M分段作为状态机参数,余数部分补0以扩展到M宽度;M个数据组成一个状态机,每个状态机覆盖区最多只有1个非零数据,每个状态机只有2*M+1个有效状态,根据状态机选项获取非零数据对应的FIR滤波器系数h(i),输出x(i)*h(i),x(i)为非零数据;将所有状态机输出的卷积和数据通过加法完成求和,以完成数据序列x(n)的FIR滤波。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第十研究所,未经中国电子科技集团公司第十研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610596082.X/,转载请声明来源钻瓜专利网。
- 上一篇:涡街流量计专用动态快速滤波电路
- 下一篇:时序控制电路