[发明专利]低功耗高分辨率的sigma-delta频率数字转换器有效
申请号: | 201610613069.0 | 申请日: | 2016-07-29 |
公开(公告)号: | CN106253896B | 公开(公告)日: | 2019-08-09 |
发明(设计)人: | 赵健;苏岩 | 申请(专利权)人: | 南京理工大学 |
主分类号: | H03L7/087 | 分类号: | H03L7/087;H03L7/089 |
代理公司: | 南京理工大学专利中心 32203 | 代理人: | 王玮 |
地址: | 210094 *** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种低功耗高分辨率的sigma‑delta频率数字转换器。包括鉴频鉴相器、环路滤波器、缓冲器、压控振荡器、分频器和相位/时间量化器;鉴频鉴相器、环路滤波器、缓冲器、压控振荡器、分频器依次连接,相位/时间量化器插入由其余模块组成的锁相环的反馈环路中,将锁相环的分频器之后的接线断开,将相位/时间量化器的反馈端口(fb)与分频器输出相连,同时将相位/时间量化器的量化反馈端口(fbq)与鉴相器的反馈端相连。采用本发明方案能够实现较高的分辨率,并能够进一步降低其成本与功耗。 | ||
搜索关键词: | 功耗 高分辨率 sigma delta 频率 数字 转换器 | ||
【主权项】:
1.一种低功耗高分辨率的sigma‑delta频率数字转换器,其特征在于:包括鉴频鉴相器、环路滤波器、缓冲器、压控振荡器、分频器和相位/时间量化器;鉴频鉴相器、环路滤波器、缓冲器、压控振荡器、分频器依次连接,相位/时间量化器插入由鉴频鉴相器、环路滤波器、缓冲器、压控振荡器、分频器组成的锁相环的反馈环路中,将锁相环的分频器之后的接线断开,将相位/时间量化器的反馈端口(fb)与分频器输出相连,同时将相位/时间量化器的量化反馈端口(fbq)与鉴相器的反馈端相连;所述相位/时间量化器由寄存器、计数器、边沿同步器组成;设有2个输入和2个输出,分别为反馈信号输入(fb)、时钟信号输入、量化反馈信号输出(fbq)和数字信号输出(Do);首先,外接时钟控制复位计数器循环连续自由计数,同时,边沿同步器使用外接时钟同步接入的反馈信号(fb),生成同步后的量化反馈信号(fbq);使用同步后的fbq信号作为两个寄存器的触发信号,让第一寄存器(1)采集计数器的输出,第二寄存器(2)采集寄存器1的输出,并将第二寄存器(2)减去第一寄存器(1)的值作为数字信号输出(Do),从而完成整个相位/时间量化器的功能。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京理工大学,未经南京理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610613069.0/,转载请声明来源钻瓜专利网。