[发明专利]一种高性能DSP访存流水线电路及其实现方法有效

专利信息
申请号: 201610627640.4 申请日: 2016-08-03
公开(公告)号: CN106227684B 公开(公告)日: 2019-06-04
发明(设计)人: 胡孔阳;刘小明;郭二辉;刘玉;李泉泉;王媛 申请(专利权)人: 中国电子科技集团公司第三十八研究所
主分类号: G06F13/16 分类号: G06F13/16;G06F13/18;G06F9/38
代理公司: 合肥金安专利事务所(普通合伙企业) 34114 代理人: 吴娜
地址: 230088 安徽*** 国省代码: 安徽;34
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种高性能DSP访存流水线,包括:访存地址计算模块,用于根据访存指令形式产生多个有效地址;访存地址冲突解决模块,用于判断多个地址的存储器访问冲突及确定地址发射排序;访存请求发送模块;访存请求接收模块;核间访存请求发送模块,用于检测核间访存请求,并将其发送出去;读访存数据回收模块,用于拼接发生冲突的多个读地址在多周期后返回的数据;读访存数据输出模块,用于输出读访存数据。本发明以流水线形式实现数据SRAM的读写;流水线深度较短,仅为5级,即单指令执行需要5个时钟周期;核间访存指令发送与接收模块可以实现两个DSP内核的紧耦合;访存地址冲突解决方案可以实现最大的数据吞吐效率。
搜索关键词: 一种 性能 dsp 流水线 及其 实现 方法
【主权项】:
1.一种高性能DSP访存流水线电路,其特征在于:包括:访存地址计算模块,用于根据访存指令形式产生多个有效地址;访存地址冲突解决模块,用于判断多个地址的存储器访问冲突及确定地址发射排序;访存请求发送模块,用于将访问邻核的访存请求发送至邻核;访存请求接收模块,用于接收由邻核发送过来的的访存请求;核间访存请求发送模块,用于检测核间访存请求,并将其发送出去;读访存数据回收模块,用于拼接发生冲突的多个读地址在多周期后返回的数据,回收过程是访存地址冲突解决的逆过程;读访存数据输出模块,用于输出读访存数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第三十八研究所,未经中国电子科技集团公司第三十八研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610627640.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top