[发明专利]基于ECC纠错码的FPGA抗单粒子翻转快速刷新电路及方法有效

专利信息
申请号: 201610651284.X 申请日: 2016-08-10
公开(公告)号: CN106293991B 公开(公告)日: 2019-10-18
发明(设计)人: 张衡;高媛;王凤娇;邹波;黄勇;周郁 申请(专利权)人: 上海无线电设备研究所
主分类号: G06F11/10 分类号: G06F11/10
代理公司: 上海信好专利代理事务所(普通合伙) 31249 代理人: 苗绘;朱成之
地址: 200090 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种ECC纠错码的FPGA抗单粒子翻转快速刷新电路及方法,对于所述帧地址产生模块生成的任意一个帧地址,读写控制模块通过FPGA的ICAP接口读取数据帧,且每次只读取当前帧地址的帧数据,同时将读取的数据帧写入到帧缓存模块中;工作状态控制及错误解析模块从FPGA的帧ECC接口处接收的帧同步信号从低变高后,读取当前数据帧的ECC纠错的错误码来计算出数据帧中发生翻转的位置;帧纠错模块根据发生翻转的位置,从所述帧缓存模块中读取发生单粒子翻转的一段数据,对发生翻转的位取反得到纠错后的正确数据,并将正确数据重新写入到所述帧缓存模块中,再由所述读写控制模块将正确的数据帧重新写入到FPGA的当前帧地址中,完成FPGA抗单粒子翻转纠错。
搜索关键词: 基于 ecc 纠错码 fpga 粒子 翻转 快速 刷新 电路 方法
【主权项】:
1.一种ECC纠错码的FPGA抗单粒子翻转刷新方法,其特征在于,帧地址产生模块(2)依次生成需要检测纠错的帧地址;对于所述帧地址产生模块(2)生成的任意一个帧地址,读写控制模块(1)通过相连接的FPGA的ICAP接口(8)读取数据帧,且每次只读取当前帧地址的帧数据,同时将读取的数据帧写入到帧缓存模块(3)中;工作状态控制及错误解析模块(5)从相连接的FPGA的帧ECC接口(7)处接收的帧同步信号从低变高后,所述工作状态控制及错误解析模块(5)通过所述帧ECC接口(7)读取当前数据帧的ECC纠错的错误码,并根据读取到的表示发生单粒子翻转的错误码来计算出数据帧中发生翻转的位置;帧纠错模块(4)根据发生翻转的位置,从所述帧缓存模块(3)中读取发生单粒子翻转的一段数据,对发生翻转的位取反得到纠错后的正确数据,并将正确数据重新写入到所述帧缓存模块(3)中,再由所述读写控制模块(1)将正确的数据帧重新写入到FPGA的当前帧地址中,完成FPGA抗单粒子翻转纠错;帧地址产生模块(2)产生下一个帧地址。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海无线电设备研究所,未经上海无线电设备研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610651284.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top