[发明专利]一种高精准图像时钟信号产生方法及其装置在审
申请号: | 201610676430.4 | 申请日: | 2016-08-17 |
公开(公告)号: | CN106249806A | 公开(公告)日: | 2016-12-21 |
发明(设计)人: | 张洪军 | 申请(专利权)人: | 上海锦同智能科技有限公司 |
主分类号: | G06F1/08 | 分类号: | G06F1/08;G06F1/16 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 200434 上海市宝山区*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提出了一种高精准图像时钟信号产生方法及其装置,利用专用的可编程时钟IC,由可编程器件FPGA来配置产生一个精准的,与所需要的图像时钟PCLK一样频率的信号,再输入到FPGA内部,由IO处理单元分配成两路路,一路作为图像信号的时钟直接输出,另一路送至FPGA的逻辑处理单元,依此PCLK为参考信号产生出精准的同步信号等其它图像信号,也由FPGA的IO处理单元输出,从而实现有精准的图像时钟的信号源,这样可以可产生任意频率的图像时钟,测试信号更加标准,提高产品品质,也可以内置多组不同液晶显示面板的测试程序,切换机种时,图像时钟也同步切换到相应的精准图像时钟频率,做到不用再次烧录程序基础上切换机种。 | ||
搜索关键词: | 一种 精准 图像 时钟 信号 产生 方法 及其 装置 | ||
【主权项】:
一种高精准图像时钟信号产生方法,其特征在于,基于有源晶振OSC、可编程器件FPGA、可编程时钟IC PLL和控制按键KEY实现,包括以下步骤:步骤一,有源晶振OSC产生一个固定频率的激励源时钟信号CLK并输入到可编程处理器件FPGA;步骤二,可编程处理器件FPGA的IO处理单元将所述时钟信号CLK分配为两路输出,一路分配给可编程处理器件FPGA的逻辑处理单元,另一路分配给可编程时钟IC PLL;步骤三,可编程时钟IC PLL对输入的时钟信号CLK进行配置处理,输出高精准的时钟信号PCLK,并将该时钟信号PCLK再次输入到可编程器件FPGA;步骤四,可编程处理器件FPGA的IO处理单元将时钟信号PCLK再次分配成两路输出,一路输出到液晶面板,另一路输出到可编程处理器件FPGA的逻辑处理单元;步骤五,可编程处理器件FPGA的逻辑处理单元以输入的时钟信号PCLK为基准,产生行同步信号HSYNC、场同步信号VSYNC、数据同步信号DE和DATA信号,由此产生了一种高精准的图像时钟及其相关联的图像信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海锦同智能科技有限公司,未经上海锦同智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610676430.4/,转载请声明来源钻瓜专利网。
- 彩色图像和单色图像的图像处理
- 图像编码/图像解码方法以及图像编码/图像解码装置
- 图像处理装置、图像形成装置、图像读取装置、图像处理方法
- 图像解密方法、图像加密方法、图像解密装置、图像加密装置、图像解密程序以及图像加密程序
- 图像解密方法、图像加密方法、图像解密装置、图像加密装置、图像解密程序以及图像加密程序
- 图像编码方法、图像解码方法、图像编码装置、图像解码装置、图像编码程序以及图像解码程序
- 图像编码方法、图像解码方法、图像编码装置、图像解码装置、图像编码程序、以及图像解码程序
- 图像形成设备、图像形成系统和图像形成方法
- 图像编码装置、图像编码方法、图像编码程序、图像解码装置、图像解码方法及图像解码程序
- 图像编码装置、图像编码方法、图像编码程序、图像解码装置、图像解码方法及图像解码程序