[发明专利]一种基于FPGA的信号处理卡系统有效
申请号: | 201610683230.1 | 申请日: | 2016-08-18 |
公开(公告)号: | CN106250333A | 公开(公告)日: | 2016-12-21 |
发明(设计)人: | 肖红;赖坤全;周禄清;马健涛 | 申请(专利权)人: | 四川赛狄信息技术有限公司 |
主分类号: | G06F13/20 | 分类号: | G06F13/20;G06F13/42 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 610000 四*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于FPGA的信号处理卡系统,其特征在于:包括FPGA1、FPGA2和FPGA3,FPGA1和FPGA2的型号均为XC7VX690T‑2FFG1927I,FPGA3的型号为XC6SLX100‑2FG484I,FPGA1和FPGA2之间通过4组独立的GTH x4连接,每条lane的线速可达3.125Gbps,FPGA1和FPGA3之间通过至少20对LVDS并行连接,FPGA2和FPGA3之间通过至少20对LVDS并行连接,FPGA3可对FPGA1和FPGA2进行启动配置和在线加载,FPGA1还与一个FMC接口连接,所述FMC接口的LA/HA/HB信号均以LVDS差分对连接至FPGA1,每对LVDS差分链路数据率可达1.25Gbps,FPGA1、FPGA2、FPGA3、FMC的JTAG串成菊花链形式,以避免总线竞争和阻塞,以保障本发明处理数据的高速率。本发明以三个FPGA构成核心部件,进行数据信号的处理,使本发明稳定性好,容量大,数据传输及处理速度快,功耗较小,且通用性好。 | ||
搜索关键词: | 一种 基于 fpga 信号 处理 系统 | ||
【主权项】:
一种基于FPGA的信号处理卡系统,其特征在于:包括FPGA1、FPGA2和FPGA3,所述FPGA1和FPGA2的型号均为XC7VX690T‑2FFG1927I,所述FPGA3的型号为XC6SLX100‑2FG484I,所述FPGA1和FPGA2之间通过4组独立的GTH x4连接,所述FPGA1和FPGA3之间通过至少20对LVDS并行连接,所述FPGA2和FPGA3之间通过至少20对LVDS并行连接,所述FPGA3用于对FPGA1和FPGA2进行启动配置和在线加载,所述FPGA1还与一个FMC接口连接,所述FMC接口的LA/HA/HB信号均以LVDS差分对连接至FPGA1,每对LVDS差分链路数据率可达1.25Gbps,FPGA1、FPGA2、FPGA3、FMC的JTAG串成菊花链形式。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川赛狄信息技术有限公司,未经四川赛狄信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610683230.1/,转载请声明来源钻瓜专利网。
- 上一篇:用于高速数据通信的信号调节器
- 下一篇:一种可监控的信息处理系统