[发明专利]一种电平自定义多协议数字音频信号发生系统及方法有效

专利信息
申请号: 201610696718.8 申请日: 2016-08-17
公开(公告)号: CN106301343B 公开(公告)日: 2018-11-20
发明(设计)人: 宋志刚;唐丽萍;王建中;薛沛祥;缪国锋;陈庆磊 申请(专利权)人: 中国电子科技集团公司第四十一研究所
主分类号: H03K19/0175 分类号: H03K19/0175
代理公司: 济南圣达知识产权代理有限公司 37221 代理人: 张勇
地址: 266555 山东省*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种电平自定义多协议数字音频信号发生系统,包括上位机、FPGA、数字模拟转换器,所述上位机与FPGA连接,所述FPGA与数字模拟转换器连接;FPGA包括状态码存储器、波形生成模块、幅度调整模块、数据编码模块、时钟分频模块及协议输出模块。本发明的有益效果是搭建了可以实现多种数字音频协议标准的硬件电路,并可以对输出逻辑电平进行自定义,可以实现对被测试设备逻辑电平兼容性能的定量测试分析。
搜索关键词: 一种 电平 自定义 协议 数字音频 信号 发生 系统 方法
【主权项】:
1.一种电平自定义多协议数字音频信号发生系统,其特征是,包括上位机、FPGA、数字模拟转换器,所述上位机与FPGA连接,所述FPGA与数字模拟转换器连接;所述FPGA包括状态码存储器、波形生成模块、幅度调整模块、数据编码模块、时钟分频模块及协议输出模块;所述状态码存储器,其与上位机输入连接,用于存储数字音频编码中的状态码;所述波形生成模块,用于生成波形数据;所述数据编码模块,用于将状态码存储器存储的状态码和波形生成模块生成波形数据进行协议编码;所述时钟分频模块,用于产生协议输出模块所需的位时钟;所述幅度调整模块,用于对数据编码模块生成的数据进行幅度调整,存放在临时RAM存储器中进行存储;所述协议输出模块,其在时钟分频模块提供的位时钟的驱动下,依次将幅度调整后的数据传输至数字模拟转换器;一种电平自定义多协议数字音频信号发生系统还包括信号调理电路;所述信号调理电路包括增益调整电路和单端差分切换电路;所述增益调整电路,用于对所述数字模拟转换器输出的信号电平进行增益调整;所述单端差分切换电路,用于切换输出音频信号的传输方式。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第四十一研究所,未经中国电子科技集团公司第四十一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610696718.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top