[发明专利]一种基于M-PHY接口实现的数据传输加密装置有效
申请号: | 201610710456.6 | 申请日: | 2016-08-23 |
公开(公告)号: | CN106295373B | 公开(公告)日: | 2019-02-19 |
发明(设计)人: | 卞兴中;左文;贾宗铭;周振宇;张薇薇 | 申请(专利权)人: | 记忆科技(深圳)有限公司 |
主分类号: | G06F21/60 | 分类号: | G06F21/60;G06F21/34 |
代理公司: | 广东广和律师事务所 44298 | 代理人: | 叶新民 |
地址: | 518057 广东省深圳市南山区蛇口后海大道东角头厂房D*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种基于M‑PHY接口实现的数据传输加密装置,由主控制器、Flash模块、加解密算法模块和USB‑KEY模块组成加解密模块,加解密模块与UFS传输模块UFS Device相连,通过UFS传输模块UFS Device与外部支持M‑PHY的外部PC主机相连;加解密模块与UFS主控端UFS HOST通过数据总线相连;PC主机将要写入的数据经过加解密模块实现加密后写入UFS主控端UFS HOST连接的UFS设备;加解密模块实现将UFS设备上的加密数据进行解密后传输给PC主机。能够提高M‑PHY数据传输的安全性,保证了UFS数据的安全性,同时具有USB‑KEY自身兼容性高的特点,能够满足特殊用户的需求,灵活性大大提高。 | ||
搜索关键词: | 一种 基于 phy 接口 实现 数据传输 加密 装置 | ||
【主权项】:
1.一种基于M‑PHY接口实现的数据传输加密装置,其特征在于包括主控制器、Flash模块、加解密算法模块、USB‑KEY模块、UFS传输模块UFS Device和UFS主控端UFS HOST;其中主控制器、Flash模块、加解密算法模块和USB‑KEY模块组成加解密模块,加解密模块与UFS传输模块UFS Device相连,通过UFS传输模块UFS Device与外部支持M‑PHY的外部PC主机相连;加解密模块与UFS主控端UFS HOST通过数据总线相连;PC主机将要写入的数据经过加解密模块实现加密后写入UFS主控端UFS HOST连接的UFS设备;加解密模块实现将UFS设备上的加密数据进行解密后传输给PC主机;加解密模块对数据的加解密包括2级控制,第一层加密通过USB‑KEY模块实现对用户身份的认证;第二层加密通过加解密算法模块中的硬件加密模块进行加密或解密;PC主机按照如下步骤进行写入操作:步骤3.1:PC主机提出写入操作请求,对连接的UFS设备进行写入操作;步骤3.2:主控制器接收到写入操作请求后,先启动USB‑KEY模块对用户身份进行认证;主控制器从Flash模块的用户数据中取得正确的用户序列号;同时通过USB‑KEY模块向用户发送验证要求,要求用户输入PIN码,并进行认证,认证通过后取得自定义序列号反馈给主控制器;步骤3.3:主控制器接收到自定义序列号后,验证序列号是否正确;正确则从数据库中取得用户信息;主控制器启动特定运算获得内部摘要;同时向USB‑KEY模块发送验证要求,在USB‑KEY模块内部进行相应运算获得验证摘要,并发送回主控制器;步骤3.4:将内部摘要和验证摘要进行校验,当校验失败返回PC主机本次数据写入失败;当校验成功继续执行写入操作;步骤3.5:主控制器确认UFS设备是否正常接入;步骤3.6:如果正常UFS设备正常接入,PC主机的数据通过M‑PHY接口传送至UFS传输模块UFS Device,将数据存放至高速数据缓存区;步骤3.7:主控制器通过加解密算法模块,将数据进行加密之后,形成密文传送至UFS HOST,进入高速数据缓存区,再经过M‑PHY接口电路将加密后的密文件写入UFS设备中。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于记忆科技(深圳)有限公司,未经记忆科技(深圳)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610710456.6/,转载请声明来源钻瓜专利网。