[发明专利]在多线对铜线传输中消除近端串扰的装置及方法有效

专利信息
申请号: 201610724904.8 申请日: 2016-08-25
公开(公告)号: CN106209165B 公开(公告)日: 2018-08-14
发明(设计)人: 颜兴茂;刘燕兵;肖东海;阮圣宽;成伟;沈秋旭 申请(专利权)人: 四川灵通电讯有限公司
主分类号: H04B3/32 分类号: H04B3/32
代理公司: 北京远大卓悦知识产权代理事务所(普通合伙) 11369 代理人: 郑健
地址: 621000 四川省*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种在多线对铜线传输中消除近端串扰的装置,包括局端以及与其相配合的用户端,还包括:设置在局端一侧,用以向各局端产生具有上升沿和下降沿同步时钟信号的信号发生器;设置在各局端并与所述信号发生器连接,以根据接收到的同步时钟信号控制局端数据传输状态的现场可编程门阵列FPGA芯片,其连接至用户端;与所述FPGA芯片连接的存储机构。本发明提供一种在多线对铜线传输中消除近端串扰的装置,及应用该装置的方法,保证了不同线对的铜线传输系统同时发送和接收信号,避免了发送信号干扰“近端”接收端,提高了有效传输带宽,提升住宅用户、商业用户等的接入能力。
搜索关键词: 铜线 传输 消除 近端串扰 装置 方法
【主权项】:
1.一种在多线对铜线传输中消除近端串扰的装置,包括用于在同一捆线缆中实现多线对铜线传输的多个局端,以及与其相配合的用户端,其特征在于,还包括:设置在局端一侧,用以向各局端产生具有上升沿和下降沿同步时钟信号的信号发生器;设置在各局端并与所述信号发生器连接,以根据接收到的同步时钟信号控制局端数据传输状态的现场可编程门阵列FPGA芯片,其连接至用户端;与所述FPGA芯片连接以在局端处于发送信息状态时,对其数据进行缓存以待转发的存储机构;其中,每个所述局端的FPGA基于检测到的同步时钟信号,进行判断以确定各局端当前的时序是处于上升沿还是下降沿;如果当前时序处于上升沿,则各局端均被配置为发送数据状态,而对应的各用户端则被配置为接收数据状态;反之,则将各局端均被配置为接收数据状态,而对应的各用户端则被配置为以发送数据状态。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川灵通电讯有限公司,未经四川灵通电讯有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610724904.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top