[发明专利]一种基于3Gsps信号处理板多DAC同步输出的系统及方法在审
申请号: | 201610780065.1 | 申请日: | 2016-08-31 |
公开(公告)号: | CN106357270A | 公开(公告)日: | 2017-01-25 |
发明(设计)人: | 舒德军;吴智慧 | 申请(专利权)人: | 南京长峰航天电子科技有限公司 |
主分类号: | H03M1/66 | 分类号: | H03M1/66;H03M1/74 |
代理公司: | 南京纵横知识产权代理有限公司32224 | 代理人: | 董建林 |
地址: | 210061 江苏省南京市高*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于3Gsps信号处理板多DAC同步输出的系统及方法,包括功分器和多个3Gsps信号处理电路;所述各3Gsps信号处理电路均包括时钟缓冲器、D触发器、电平转换模块和DAC芯片;所述功分器的输入端用于接收时钟信号,其输出端分别与各3Gsps信号处理电路中的时钟缓冲器的输入端相连;所述时钟缓冲器的输出端分别与D触发器和DAC芯片相连;所述各D触发器的输入端还均用于接收同一同步信号,D触发器的输出端通过电平转换模块与DAC芯片相连。从硬件设计上保证多路DAC的同步设计的实现,满足每一次系统上电/复位各DAC通道的分频时钟相位固定。 | ||
搜索关键词: | 一种 基于 gsps 信号 处理 dac 同步 输出 系统 方法 | ||
【主权项】:
一种基于3Gsps信号处理板多DAC同步输出的系统,其特征在于,包括:功分器和多个3Gsps信号处理电路;所述各3Gsps信号处理电路均包括:时钟缓冲器、D触发器、电平转换模块和DAC芯片;所述功分器的输入端用于接收时钟信号,其输出端分别与各3Gsps信号处理电路种的时钟缓冲器的输入端相连;所述时钟缓冲器的输出端分别与D触发器和DAC芯片相连;所述各D触发器的输入端还均用于接收同一同步信号,D触发器的输出端通过电平转换模块与DAC芯片相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京长峰航天电子科技有限公司,未经南京长峰航天电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610780065.1/,转载请声明来源钻瓜专利网。
- 上一篇:一种核电厂非能动排气盖
- 下一篇:一种增材制造的乏燃料贮存格架