[发明专利]时间数字转换电路有效

专利信息
申请号: 201610785932.0 申请日: 2016-08-31
公开(公告)号: CN106354001B 公开(公告)日: 2019-03-12
发明(设计)人: 汪辉;黄景林;章琦;汪宁;田犁;叶汇贤;黄尊恺 申请(专利权)人: 中国科学院上海高等研究院
主分类号: G04F10/00 分类号: G04F10/00
代理公司: 上海光华专利事务所(普通合伙) 31219 代理人: 余明伟
地址: 201210 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种时间数字转换电路,所述时间数字转换电路包括:压控延迟链、检测模块、隔离模块及编码器。本发明的时间数字转换电路中所用的数字电路较少,总体体积较小;同时,本发明的时间数字转换电路中只有一个D触发器会发生从0到1的翻转,时间数字转换电路的输出为“…0000010000….”格式,因此无需相位检测电路进行检测即可以直接编码输出,从而进一步减小了时间数字转换电路的体积,降低生产成本。
搜索关键词: 时间 数字 转换 电路
【主权项】:
1.一种时间数字转换电路,其特征在于,所述时间数字转换电路包括:压控延迟链,包括第一输入端、第二输入端及多个输出端;所述压控延迟链的第一输入端与第一输入信号相连接,所述压控延迟链的第二输入端与控制电压信号相连接;所述压控延迟链适于将所述第一输入信号进行量化处理,以得到多相位采样时钟信号并输出;检测模块,包括第一输入端、第二输入端、第三输入端、多个第四输入端及多个与所述第四输入端一一对应的输出端;所述检测模块的第一输入端与第一复位信号相连接,所述检测模块的第二输入端与第二输入信号相连接,所述检测模块的第三输入端与第二复位信号相连接,所述检测模块的第四输入端与所述压控延迟链的输出端一一对应连接;所述检测模块适于每次检测前在所述第一复位信号的作用下复位,以使得所述检测模块的输出端输出为低电平,并适于在一所述第四输入端输入的所述采样时钟信号首先检测到所述第二输入信号的高电平时,与所述第四输入端相对应的所述输出端的输出由低电平翻转为高电平;隔离模块,包括输入端及输出端;所述隔离模块的输入端与所述检测模块的输出端相连接;编码器,包括输入端及输出端;所述编码器的输入端与所述隔离模块的输出端相连接适于将所述检测模块输出的信号编码后输出。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院上海高等研究院,未经中国科学院上海高等研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201610785932.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top