[发明专利]全数字锁相回路ADPLL电路在审
申请号: | 201610815119.3 | 申请日: | 2016-09-09 |
公开(公告)号: | CN106533434A | 公开(公告)日: | 2017-03-22 |
发明(设计)人: | 郭丰维;颜广恺;简骏业;周淳朴;罗伯特·波格丹·塔兹斯基 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | H03L7/099 | 分类号: | H03L7/099;H03L7/085 |
代理公司: | 北京律盟知识产权代理有限责任公司11287 | 代理人: | 路勇 |
地址: | 中国台湾新竹市*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种全数字锁相回路ADPLL电路。具体的,本发明描述一种校准程序,其使用数字相位误差性能的直接测量以用于低成本个别校准全数字锁相回路ADPLL/数控振荡器DCO。数字相位误差的直接测量或数字相位误差的差用于调整所述DCO的操作点且借此减少输出信号的相位噪声。可在任何时间处执行校准从而使得例如过程、电压及温度PVT的外部因素改变可并入所述DCO的所述操作点的设定中。 | ||
搜索关键词: | 数字 回路 adpll 电路 | ||
【主权项】:
一种全数字锁相回路ADPLL电路,其包括:数控振荡器DCO,其经配置以用于在部分地基于数字控制字的操作点处产生振荡器输出信号;锁定电路,其耦合到所述振荡器输出信号,所述锁定电路经配置以将所述振荡器输出信号锁定到输入参考信号,其中所述锁定电路进一步经配置以输出数字相位误差信号;及控制器电路,其耦合到所述数字相位误差信号且经配置以响应于所述数字相位误差信号的一或多个值的表示与阈值之间的比较调整所述数字控制字。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610815119.3/,转载请声明来源钻瓜专利网。
- 上一篇:LED驱动芯片过压检测电路及方法
- 下一篇:车内车外灯光控制系统