[发明专利]一种基于FPGA和PCIe的高速数据交换方法有效
申请号: | 201610833434.9 | 申请日: | 2016-09-20 |
公开(公告)号: | CN106445869B | 公开(公告)日: | 2018-11-13 |
发明(设计)人: | 刘云学;刘鹏飞;王新宇;钟强;王娟娟;李珂;黄艳 | 申请(专利权)人: | 烟台大学 |
主分类号: | G06F13/42 | 分类号: | G06F13/42;G06F13/28 |
代理公司: | 烟台双联专利事务所(普通合伙) 37225 | 代理人: | 申国栋 |
地址: | 264003 山*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种基于FPGA和PCIe的高速数据交换方法,设置通用或专用的计算机平台和基于FPGA芯片的数据交换模块;所述数据交换模块设置有通过PCIe总线与计算机平台相连接的PCIe硬核和与PCIe硬核相连接的双通道DMA核,所述双通道DMA核中设置有DMA通道一和DMA通道二;所述DMA通道一连接有输入处理模块,所述DMA通道二连接有输出处理模块。本发明具有速度快、灵活性强、功能多样、成本低和可靠性高的优点。 | ||
搜索关键词: | 一种 基于 fpga pcie 高速 数据 交换 构架 | ||
【主权项】:
1.一种基于FPGA和PCIe的高速数据交换方法,其特征在于:设置计算机平台和基于FPGA芯片的数据交换模块;所述数据交换模块设置有通过PCIe总线与计算机平台相连接的PCIe硬核和与PCIe硬核相连接的双通道DMA核,所述双通道DMA核中设置有DMA通道一和DMA通道二;所述DMA通道一连接有输入处理模块,所述DMA通道二连接有输出处理模块;所述输入处理模块包括与DMA通道一相连接的输入AXI4总线、还包括若干光接收模块;各光接收模块分别通过FPGA的高速串行IO连接有一输入FIFO缓冲区,各输入FIFO缓冲区分别通过一FIFO转AXI4接口模块与输入AXI4总线相连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于烟台大学,未经烟台大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610833434.9/,转载请声明来源钻瓜专利网。
- 上一篇:一种ADC型Type‑C自动识别电路
- 下一篇:一种图书查询系统及方法