[发明专利]移动终端逻辑分析仪有效
申请号: | 201610848471.7 | 申请日: | 2016-09-23 |
公开(公告)号: | CN106483400B | 公开(公告)日: | 2019-09-17 |
发明(设计)人: | 陈志飞 | 申请(专利权)人: | 深圳市华壹科技有限责任公司 |
主分类号: | G01R31/00 | 分类号: | G01R31/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518000 广东省深圳市龙华新区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种移动终端逻辑分析仪,包括移动处理器信号接口,用于与移动终端的LP时钟接口及MIPI DSI接口连接;时序采集电路,与移动处理器信号接口的LP时钟接口及MIPI DSI接口连接,用于根据LP时钟接口的时钟信号采集来自MIPI DSI接口的待测试信号;时序采集电路包括数据接口与时钟接口;FIFO电路,用于根据时序采集电路发出的时钟信号缓存时序采集电路采集到的待测试信号;FIFO电路的数据接口与时序采集电路的数据接口连接、时钟接口与时序采集电路的时钟接口连接;嵌入式处理器,与FIFO电路连接,用于对来自FIFO电路中数据进行滤波去除干扰、然后对数据进行硬件实时解码并输出波形数据。本发明针对性强,被分析数据深度更大,能更直观的显示被分析的数据。 | ||
搜索关键词: | 移动 终端 逻辑 分析 | ||
【主权项】:
1.一种移动终端逻辑分析仪,其特征在于,包括:移动处理器信号接口,用于与移动终端的LP时钟接口及MIPI DSI接口连接,所述移动处理器信号接口包括LP时钟接口及MIPI DSI接口;时序采集电路,与所述移动处理器信号接口的LP时钟接口及MIPI DSI接口连接,用于根据所述LP时钟接口的时钟信号采集来自所述MIPI DSI接口的待测试信号;所述时序采集电路包括数据接口与时钟接口;FIFO电路,用于根据所述时序采集电路发出的来自LP时钟接口的时钟信号缓存所述时序采集电路采集到的所述待测试信号;所述FIFO电路的数据接口与所述时序采集电路的数据接口连接、时钟接口与所述时序采集电路的时钟接口连接;嵌入式处理器,与所述FIFO电路连接,用于对来自所述FIFO电路中数据进行滤波去除干扰、然后对数据进行硬件实时解码并输出波形数据;UART电路,与所述嵌入式处理器连接,所述嵌入式处理器将波形数据发送给UART电路;UART转USB电路,与所述UART电路连接,用于将来自UART电路的波形数据转换成符合USB协议的波形数据后发送给上位机。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华壹科技有限责任公司,未经深圳市华壹科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610848471.7/,转载请声明来源钻瓜专利网。